账号:
密码:
CTIMES / 文章 /   
高度集成USB-C 电源交付控制器最隹方案 - UPD350
 

【作者: 李宗憲】2018年08月27日 星期一

浏览人次:【8450】
  

在今年Microchip宣布推出支援业界供电标准与电池充电规范的全新USB供电(USB Power Delivery 3.0)控制器系列产品UPD350。现在,仅仅使用一条USB资料线就能在传输资料的同时,经由单一的标准USB-C埠供应高达100W的电力,其供电量比USB 2.0增加了40倍。同时通过单一标准USB埠供应高达100W的电力,充电速度较USB 2.0规格快十倍之多。有了高达100W的可用电力,设计人员可以针对快速电池充电和系统供电进行电力的动态分配。微芯与系统客户共同研发并已成功导入诸多终端应用产品,可??迎接USB-C充电与跨平台超高速传输市场新的成长动力。


作为新零件系列的首款产品,UPD350 (如图(一)为晶片方块图) 集成了USB Type-C PD3.0应用所需的许多模拟分立元件,包括两个带Rp / Rd开关的VCONN FET,一个电源开关,以及用於过压的电流和电压检测电路/电流检测。通过集成USB Type-C PD应用所需的许多模拟分立元件,UPD350系列产品应用领域非常广泛为消费者提供低成本,低功耗,小尺寸解决方案(笔记本电脑,台式电脑,智能手机,平板电脑,LCD显示器,扩充功能坞)应用程序等等。


UPD350 晶片方块图


目前除了现有样品,将推出采用USB-C连接器的UPD350 28-pin QFN封装,未来将推出采USB-C HUB连接器的USB7202 Gen2 10Gps HUB 系列产品(图二USB7202晶片方块图),该演示板还兼容上游端囗和下游的Gen2端囗1和端囗2. 评估板支持四个下游端囗; 两个带有USB-C连接器的Gen2端囗和带有Type-A连接器的两个USB2.0端囗。该平台还支持所有四个下游的电池充电端囗(任何时候最多10A电流)。


USB7202 晶片方块图


USB3.1 Gen2 10Gbps Hub Evaluation Board EVB-USB7202


(图三USB3.1 Gen2 10 Gbps Hub Evaluation Board EVB-USB7202)有四种配置设计方式 ; 可通过内部默认default internal strap脚位设置或One-Time-Programmable memory进行操作并支持自定义配置或者通过SMBus或通过外部SPI Flash闪存器。 评估板支持FlexConnect功能,可角色反转四个下游端囗中的任何一个与上游端囗互换。 EVB-USB7202演示了与MicrosoftR的驱动程序兼容性WindowsR10,WindowsR8.x,Windows 7,Windows XP,MacOSRX10.4+和LinuxR 枢纽司机。USB-C接头将会是正??反??都可以,更加小型容易使用。身为USB协会重要推动者,Microchip看好USB PD成长前景,不论在市场面与技术面都将扮演领航者的角色。欲了解UPD350评估工具包在?的更多信息,请联系Microchip销售办事处或访问Microchip 网站: http://www.microchip.com


http://www.microchip.com


作者 李宗宪 Microchip应用工程师


相关文章
透过建模与模拟优化电池性能设计
客制化渐成工具机订单大宗 翻转思维提升接单能力
科技产品直观
何谓恒功率设计的LED驱动电源?
实现经济高效及安全的物联网设计
comments powered by Disqus
相关讨论
  相关新品
Arduino Motor Shield
原厂/品牌:RS
供应商:RS
產品類別:
mbed
原厂/品牌:RS
供应商:RS
產品類別:
Arduino
原厂/品牌:RS
供应商:RS
產品類別:
  相关新闻
» ??、黄金接连上涨 贵金属价格成为电子产业的隐??
» TrendForce:2019年LTPS面板市场渐入隹境
» Nokia推认知协作中心 助营运商加速实现5G网路设计
» 亚旭电脑将於MWC展出物联网与车用通讯解决方案
» 英飞凌荣获现代汽车公司「年度最隹合作夥伴」殊荣
  相关产品
» Vicor推出4款最新DC-DC转换器ChiP模组
» LG携手英飞凌推出LG G8ThinQ手机前镜头配备ToF技术
» 意法半导体推出智慧天线控制器能节省电路板空
» u-blox、TransSiP、以及MATRIX Industries共同发表免充电GNSS智慧手表
» 安森美半导体推出RSL10传感器开发套件
  相关资源
» Power Management Solutions for Altera FPGAs

AD