帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
創意電子採用Cadence數位方案 完成首款台積電N3製程晶片
 

【作者: 籃貫銘】   2023年02月02日 星期四

瀏覽人次:【2947】

益華電腦(Cadence Design Systems, Inc.) 宣布,創意電子採用Cadence數位解決方案成功完成先進的高效能運算(HPC)設計和CPU設計。其中,HPC設計採用了台積電先進的N3製程,運用Cadence Innovus設計實現系統,順利完成首款具有高達350萬個實例數(instance)、時脈頻率高達3.16GHz的先進設計。


另一款CPU 設計則是在台積電N5製程技術上,利用以AI驅動的Cadence Cerebrus智慧晶片設計工具以及Cadence數位全流程,成功讓晶片降低8%功耗、減少9%的設計面積,同時顯著地提高了設計生產力。


Innovus設計實現系統高精確度的GigaPlace佈局引擎為創意電子提供了對 TSMC FINFLEX單元行佈局的支持與腳位接取等,以實現台積電N3製程設計法則檢查(DRC)收斂。另外,先進的GigaOpt引擎透過台積電N3元件庫進行最佳配置,同時平衡不同的元件使用率來優化設計。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
西門子收購Canopus AI,強化半導體AI量測與數位雙生布局
深化台美產學研技術合作 經長率團訪問舊金山
西門子與日月光聯手 導入3Dblox標準加速先進封裝設計
西門子EDA打造工業級AI數位分身平台 應對先進晶片設計挑戰
Synopsys以350億美元收購Ansys 最後一哩路獲有條件批准
相關討論
  相關新聞
» SEMI:2025年全球半導體製造設備銷售額達1351億美元 創新高
» ROHM推出支援10Gbps以上高速I/F的ESD保護二極體
» 慧榮科技台北總部動土 強化技術與營運布局
» 中國生數科技獲2.9億美元融資 推動模擬人類感知的「世界模型」
» NVIDIA推動自動駕駛卡車商用 Drive Thor架構結盟硬體夥伴


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2026 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HKA4DA75YHMSTACUKQ
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw