账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Actel发表免费TDPR设计软体提升FPGA元件效能
 

【CTIMES / SMARTAUTO ABC_1 报导】    1999年06月28日 星期一

浏览人次:【3621】

Actel Corporation推出时序驱动布局与走线 (TDPR) 软件模块DirectTime Layout (DTL)。该软件用于控制Actel SX FPGA (现场可编程门阵列) 重要网络的布局。DTL专为Actel SX反熔丝系列 - 全球最快的FPGA组件 ─ 而设计,用以提升组件的利用率及设计验证的精确度,以及提升FPGA的效能。DTL透过Actel新发表的免费DesignerR1 1999软件更新版供应给用户。

利用Designer TDPR工具,可将采用Actel的SX FPGA元件系列设计效能提升20%,相等于采用更高速度级的元件所能达到的速度提升。结合Actel发表的-3速度级SX元件,工程师可利用-3 SX元件达到更显著的效能提升。

亚太区销售经理孙必兴先生表示:「随着FPGA日趋复杂,在满足效能需求的前提下,设计和验证的难度,以及能否与系统速度的提升并驾齐驱就成为选择FPGA最重要的因素。结合Actel的TDPR设计工具、-3 速度级组件以及反熔丝架构三方面的优势,在SRAM FPGA中采用可编程SX组件就能取得很大的效能提升。」

關鍵字: FPGA  Actel  EDA 
相关新闻
AMD第2代Versal系列扩展自调适SoC组合 为AI驱动型系统提供端对端加速
Arm打造全新物联网叁考设计平台 加速推进边缘AI发展进程
Intel成立独立FPGA公司Altera
AMD助日本新干线营运商JR九州AI轨道检测解决方案
莱迪思以中阶FPGA系列产品 推动AI创新时代
comments powered by Disqus
相关讨论
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84K52HE7ASTACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw