帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Xilinx展示56G PAM4收發器技術
 

【CTIMES/SmartAuto 編輯部 報導】   2016年03月14日 星期一

瀏覽人次:【11609】

美商賽靈思(Xilinx)運用4階脈衝振幅調變(PAM4)傳輸方式的56G收發器技術,開發出以16nm FinFET+為基礎的可編程元件。針對下個世代的線路速率,PAM4解決方案是具可擴展性的傳訊協定,將加倍現有基礎架構頻寬,進而協助推動下一波光纖和銅線互連乙太網路的部署。賽靈思正在推廣與展示超越一般PAM4可用性的56G技術創新,協助教育供應商和產業生態系成員,使其為技術轉移作好準備。

瞄準下個世代高密度400G與Terabit介面,實現下一波乙太網路部署。
瞄準下個世代高密度400G與Terabit介面,實現下一波乙太網路部署。

賽靈思SerDes技術事業群副總裁Ken Chang表示:「客戶早已開始期待如何加快下個世代的應用,這讓我們意識到現在必須提高對56G PAM4技術解決方案的認識,以協助客戶轉移他們的設計,而我們也很高興能藉此展示賽靈思的技術。」

隨著雲端運算、工業物聯網、軟體定義網路等趨勢持續增長,推動對無限頻寬的需求,技術創新必須擴展至50G、100G、400G連接埠和Terabit介面,以在不增加每位元的成本和功耗下最大化連接埠密度。標準化線路速率是滿足下個世代不斷提高頻寬需求的關鍵。在光學互連網路論壇(OIF)與國際電機電子工程師學會(IEEE),賽靈思在56G PAM4的標準化工作中發揮領導作用。賽靈思所開發的56G PAM4收發器技術用以突破線路速率、插入損耗及串音等傳統資料傳輸的物理限制。此技術支援晶片對晶片、模組、直接連接纜線或背板應用的銅線和光學互連,將帶來超越Terabit線路卡及400G到Terabit機箱背板的次世代系統設計。

台積公司北美區副總裁Sajiv Dalal表示:「台積公司與賽靈思合作聯手打造16nm FinFET+ PAM4元件,此突破性的收發器技術是我們與賽靈思雙方長期良好合作的新里程碑。我們將共同朝向高效能運算邁進,同時亦相當期待賽靈思於3月下旬的技術展示。」

[參展訊息]

展會名稱:光纖通訊展及研討會(OFC 2016)

展會日期:3/22-3/24

攤位編號:3457

展覽地點:美國加州安納罕

展示要點:展示56G PAM4收發器技術

關鍵字: 收發器  56G  PAM4  4階脈衝振幅調變  16nm FinFET+  可編程元件  乙太網路  Xilinx(賽靈思
相關新聞
NVIDIA與戴爾、慧與、聯想合作 在伺服器推出全新AI乙太網路平台
AMD在價值鏈中強化企業責任 展現推動永續發展承諾
AMD推動新成長策略 瞄準高效能與自行調適運算解決方案市場
AMD擴大高效能運算研究基金 助力研究人員解決全球艱鉅挑戰
AMD完成收購賽靈思 競逐1,350億美元規模市場商機
comments powered by Disqus
相關討論
  相關文章
» 使用Microchip Inductive Position Sensor(電感式位置感測器)實現高精度馬達控制
» 以霍爾效應電流感測器創新簡化高電壓感測
» ESG趨勢展望:引領企業邁向綠色未來
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 車載軟體數量劇增 SDV硬體平台方興未艾


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.238.62.119
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw