账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 林佳穎报导】   2007年09月12日 星期三

浏览人次:【2326】

全球可编程邏辑解决方案厂商赛靈思Xilinx宣布,已强化其DSP开发工具的易用性,且针对多重速率DSP设计,最多可提升38%的Fmax效能。随着Xilinx XtremeDSP解决方案开发组件-AccelDSP 9.2版合成工具与System Generator for DSP设计工具的推出,可提供顾客更高阶的效能,并使兩种工具之间的整合更紧密,让使用MATLAB和Simulink模块环境的开发人员能简化FPGA设计流程。

赛靈思嵌入式与讯号处理解决方案行销总监Tom Feist表示:「新兴市场中缺乏传统FPGA设计经验的开发团队正快速且大幅采用低成本Spartan-3A DSP系列与Virtex-5平台等DSP优化FPGA组件。System Generator for DSP设计工具与AccelDSP工具可让开发团队快速地针对FPGA建置方案的独特应用,评估其效能、成本以及功耗,并使用算法与系统层级设计人员熟悉的工具与语言,开发能完全发挥FPGA组件独特资源的完整建置方案。」

多重速率DSP设计的开发人员在无线和国防应用領域使用System Generator for DSP设计工具时,不仅最多可增加38%的Fmax效能,且最新的AccelDSP 9.2版让他们无须更改既有设计。一个全新的映像算法可以多重速率设计的高扇出网(high fanout net)上之负载递归分割为基础的缓存器复制与配置,來完成建置。这些强化的功能可提高易用性、抽象层级、以及成果质量,可符合愈來愈多在硬件平台上采用FPGA可编程邏辑组件的研发人员之需求。

Forward Concept公司总裁Will Strauss表示:「直到兩年前,根据我们的调查maximum MIPS一直是研发团队对于DSP应用所使用的芯片所要求的最高标准。然而,随着芯片复杂度与产品上市时程压力的增加,开发工具已成为选择芯片时的主要考量。我们选择赛靈思是因其在解决研发人员需求方面,长期处于市场領导地位。」

關鍵字: DSP  Simulink  賽靈思  Xilinx  MATLAB  Tom Feist  Will Strauss  微处理器 
相关产品
CEVA推出高效DSP架构满足5G-Advanced大规模计算需求
Moldex3D SYNC设计叁数优化加速自动化多组CAE分析
ST推出ISPU 加速Onlife时代来临
赛灵思新款加速器卡Alveo U55C适用於高效能运算和大数据作业负载
加入机器学习功能 Xilinx Vivado工具可缩短5倍编译时间
  相关新闻
» 意法半导体突破20奈米技术屏障 提升新一代微控制器成本竞争力
» Pure Storage携手NVIDIA加快企业AI导入 以满足日益成长的需求
» ROHM推SOT23封装小型节能DC-DC转换器IC 助电源小型化
» 意法半导体先进高性能无线微控制器 符合将推出的网路安全保护法规
» ST推先进超低功耗STM32微控制器 布局工业、医疗、智慧量表和消费电子市场
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK83T9X19BMSTACUKC
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw