帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Xilinx針對OpenCL、C和C++的SDAccel開發環境通過Khronos符合性測試
 

【CTIMES/SmartAuto 編輯部報導】   2015年01月16日 星期五

瀏覽人次:【5012】

為FPGA帶來類CPU/GPU開發與運作時間體驗平台

美商賽靈思(Xilinx)針對OpenCL、C和C++的SDAccel開發環境現已符合Khronos OpenCL 1.0標準。OpenCL標準為軟體開發者提供編寫高效率、可移植程式碼的統一編程環境,並可運用賽靈思FPGA元件輕鬆為各種演算法加速。SDAccel是賽靈思SDx(軟體定義開發環境)系列中的最新成員,其中包括針對OpenCL、C和 C++的架構最佳化編譯器,而且經驗證可比CPU和GPU提供高達25倍的功耗效能比,其效能和資源使用率更是其他FPGA解決方案的3倍。

SDAccel結合了支援OpenCL、C和 C++核心的架構最佳化編譯器,也提供多種函式庫和開發板,以及為FPGA帶來完全類CPU/GPU的開發環境和運作時間體驗。

Khronos Group總裁暨OpenCL工作小組主席Neil Trevett表示:「看到賽靈思對異質系統平行編程的OpenCL標準提供支援。運算密集型演算法可提供高傳輸量、低延遲率及低功耗等關鍵系統要求,而FPGA可完全符合運算密集型演算法所需。現在整個OpenCL設計社群都可運用賽靈思FPGA元件的優勢。」SDAccel現已符合Khronos OpenCL 1.0規格。(編輯部陳復霞整理)

關鍵字: FPGA  OpenCL  SDAcce  開發環境  Khronos  符合性測試  Xilinx(賽靈思Xilinx(賽靈思可編程處理器 
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
英飛凌ModusToolbox開發環境中整合儒卓力系統方案基板提升成效
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
  相關新聞
» TI創新車用解決方案 加速實現智慧行車的安全未來
» AMD擴展商用AI PC產品陣容 為專業行動與桌上型系統挹注效能
» 豪威汽車影像感測器高通數位底盤 可用於次代ADAS系統
» 意法半導體擴大3D深度感測布局 打造新一代時間飛行感測器
» 國科會擴大國際半導體人才交流 首座晶創海外基地拍板布拉格
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.119.213.235
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw