帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Xilinx DSP開發工具可提高38%的DSP效能
 

【CTIMES/SmartAuto 林佳穎報導】   2007年09月12日 星期三

瀏覽人次:【2336】

全球可編程邏輯解決方案廠商賽靈思Xilinx宣布,已強化其DSP開發工具的易用性,且針對多重速率DSP設計,最多可提升38%的Fmax效能。隨著Xilinx XtremeDSP解決方案開發元件-AccelDSP 9.2版合成工具與System Generator for DSP設計工具的推出,可提供顧客更高階的效能,並使兩種工具之間的整合更緊密,讓使用MATLAB和Simulink模組環境的開發人員能簡化FPGA設計流程。

賽靈思嵌入式與訊號處理解決方案行銷總監Tom Feist表示:「新興市場中缺乏傳統FPGA設計經驗的開發團隊正快速且大幅採用低成本Spartan-3A DSP系列與Virtex-5平台等DSP最佳化FPGA元件。System Generator for DSP設計工具與AccelDSP工具可讓開發團隊快速地針對FPGA建置方案的獨特應用,評估其效能、成本以及功耗,並使用演算法與系統層級設計人員熟悉的工具與語言,開發能完全發揮FPGA元件獨特資源的完整建置方案。」

多重速率DSP設計的開發人員在無線和國防應用領域使用System Generator for DSP設計工具時,不僅最多可增加38%的Fmax效能,且最新的AccelDSP 9.2版讓他們無須更改既有設計。一個全新的映像演算法可以多重速率設計的高扇出網(high fanout net)上之負載遞迴分割為基礎的暫存器複製與配置,來完成建置。這些強化的功能可提高易用性、抽象層級、以及成果品質,可符合愈來愈多在硬體平台上採用FPGA可編程邏輯元件的研發人員之需求。

Forward Concept公司總裁Will Strauss表示:「直到兩年前,根據我們的調查maximum MIPS一直是研發團隊對於DSP應用所使用的晶片所要求的最高標準。然而,隨著晶片複雜度與產品上市時程壓力的增加,開發工具已成為選擇晶片時的主要考量。我們選擇賽靈思是因其在解決研發人員需求方面,長期處於市場領導地位。」

關鍵字: DSP(數位訊號處理器Simulink  Xilinx(賽靈思Xilinx(賽靈思MATLAB  Tom Feist  Will Strauss  微處理器 
相關產品
CEVA推出高效DSP架構滿足5G-Advanced大規模計算需求
Moldex3D SYNC設計參數優化加速自動化多組CAE分析
ST推出ISPU 加速Onlife時代來臨
賽靈思新款加速器卡Alveo U55C適用於高效能運算和大數據作業負載
加入機器學習功能 Xilinx Vivado工具可縮短5倍編譯時間
  相關新聞
» TI創新車用解決方案 加速實現智慧行車的安全未來
» AMD擴展商用AI PC產品陣容 為專業行動與桌上型系統挹注效能
» 豪威汽車影像感測器高通數位底盤 可用於次代ADAS系統
» 意法半導體擴大3D深度感測布局 打造新一代時間飛行感測器
» AMD第2代Versal系列擴展自調適SoC組合 為AI驅動型系統提供端對端加速
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.97.248
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw