<
账号:
密码:

讨论新闻主题﹕芯科新型Si539x 简化高速网路时脉设计

新闻 提要
Silicon Labs(亦名「芯科科技」)宣布扩展Si539x抖动衰减器系列产品,新型元件具备完全整合的叁考时脉、强化的系统可靠性和效能,同时简化高速网路设计中的PCB布局。新型Si539x抖动衰减器设计旨在满足100/200/400/600/800G设计中严苛的叁考时脉要求,为最先进的乙太网路交换器SoC、PHY、FPGA和ASIC中56G PAM-4 SerDes所需的严格抖动要求提供超过40%的裕量,同时也为新兴112G SerDes设计提供符合未来需求的解决方案。 Silicon Labs时脉产品总经理James Wilson表示:「网路设备供应商正竞相开发能处理5G无线流量的更高速、高容量设备。这种转变推动了对前传/回程(fronthaul/backhaul)、城域/核心以及资料中心应用中对更高效能时脉解决方案的需求

发表新主题
主题:
文章内容:
  确认码:  
  一般讨论区
一般讨论区
新闻报导论坛
Aktive besked forum
专栏评析
零組件科技論壇
產業新品中心
  應用論壇區
文章论述论坛
软件应用论坛
产品应用论坛
Microchip數位電源討論區─贏取大獎
  技术应用区
电子技术类:
计算机科技类:
网际科技类:
軟體資源類:
 
刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw