<
帳號:
密碼:

討論新聞主題﹕芯科Si539x新型元件 簡化高速網路時脈設計

新聞 提要
Silicon Labs(亦名「芯科科技」)宣布擴展Si539x抖動衰減器系列產品,新型元件具備完全整合的參考時脈、強化的系統可靠性和效能,同時簡化高速網路設計中的PCB佈局。新型Si539x抖動衰減器設計旨在滿足100/200/400/600/800G設計中嚴苛的參考時脈要求,為最先進的乙太網路交換器SoC、PHY、FPGA和ASIC中56G PAM-4 SerDes所需的嚴格抖動要求提供超過40%的裕量,同時也為新興112G SerDes設計提供符合未來需求的解決方案。 Silicon Labs時脈產品總經理James Wilson表示:「網路設備供應商正競相開發能處理5G無線流量的更高速、高容量設備。這種轉變推動了對前傳/回程(fronthaul/backhaul)、城域/核心以及資料中心應用中對更高效能時脈解決方案的需求

發表新主題
主題:
文章內容:
  確認碼:  
  一般討論區
一般討論區
新聞報導論壇
活動消息論壇
專欄評析
零組件科技論壇
產業新品中心
  應用論壇區
文章論述論壇
軟體應用論壇
產品應用論壇
Microchip數位電源討論區─贏取大獎
  技術應用區
電子技術類:
電腦科技類:
網際科技類:
軟體資源類:
 
刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw