账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
联电运用硅底材工程技术提升晶体管效能
 

【CTIMES / SMARTAUTO ABC_1 报导】    2004年05月21日 星期五

浏览人次:【957】

联电中央研究发展部门日前宣布已成功运用硅底材工程技术,大幅提升45奈米p-channel晶体管的效能;据EE Times网站报导,此项新的硅底材工程技术增加了70%的电洞迁移率,亦即增加了PMOS组件30%的驱动电流。

联电中央研究发展部先期技术开发部长廖宽仰表示,寻求加强电洞迁移率的方法是联电在组件发展方面的重点之一,例如可以实现效能提升却又避免漏电状况恶化的应变硅技术。而除了目前研发中的应变硅、高介电质闸极介电物以及硅晶绝缘层等技术外,这项硅底材工程技术的开发也为联电增添了一个新选择。

联电采用了新的硅底材结晶格方向,与使用传统晶格方向制造于硅底材上的组件相比,根据同样程度的组件漏电流情况为基准的评估结果显示,晶体管驱动电流提高了30%。除了效能提升之外,组件参数的变化也得到改善,这提高了这项技术付诸制造的可行性。

此外,使用此种硅底材工程技术时,其噪声特性有相当程度的改善,使得这项技术更适合使用于模拟应用产品。

關鍵字: 联电 
相关新闻
联电2024年第一季晶圆出货量成长率4.5%
联电和英特尔宣布合作开发12奈米制程平台
联电获台湾智慧财产管理制度AAA最高等级认证
联电深耕ESG 永续经营实力获国际肯定
联华电子四度获颁国家永续发展奖
comments powered by Disqus
相关讨论
  相关文章
» 未来无所不在的AI架构导向边缘和云端 逐步走向统一与可扩展
» 延续后段制程微缩 先进导线采用石墨烯与金属的异质结构
» 提升供应链弹性管理 应对突发事件的挑战和冲击
» 专利辩论
» 碳化矽基板及磊晶成长领域 环球晶布局掌握关键技术


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85H4YPUIOSTACUKZ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw