帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
西門子攜手日月光 開發次世代高密度先進封裝設計方案
 

【CTIMES/SmartAuto 編輯部 報導】   2021年02月25日 星期四

瀏覽人次:【3097】

西門子數位化工業軟體宣佈,將與日月光(ASE)合作新的設計驗證解決方案,協助共同客戶更易於建立和評估多樣複雜的整合IC封裝技術與高密度連結的設計,且能在執行實體設計之前和設計期間使用更具相容性與穩定性的實體設計驗證環境。

新的高密度先進封裝(HDAP)支持解決方案源自於日月光對西門子半導體封裝聯盟(Siemens OSAT Alliance )的參與,日月光是領先的半導體封裝與測試製造服務公司,該聯盟旨在推動下一代IC設計更快地採用新型高密度先進封裝技術,包括2.5D,3D IC和扇出型晶圓級封裝(FOWLP) 。

作為OSAT聯盟的一員,日月光最新的成果包括完成封裝設計套件(ADK)的開發,該套件可協助客戶進行日月光扇出型封裝(FOCoS)和2.5D中介層線路(MEOL)的設計,並充分利用西門子高密度先進封裝設計流程。日月光和西門子還同意進一步擴大合作關係,包括未來建立從FOWLP 到 2.5D封裝基板設計的單一設計平台。這些合作都將採用西門子的Xpedition Substrate Integrator軟體和Calibre3DSTACK平台。

日月光集團副總裁洪志斌博士表示,採用西門子Xpedition Substrate Integrator和Calibre 3DSTACK技術,並整合目前日月光的設計流程,客戶可以減少2.5D/3D IC和FOCoS的封裝規劃和驗證週期,在每一次設計週期中,大約可以減少30%到50%的設計開發時間。

西門子數位化工業軟體電路板系統高級副總裁兼總經理AJ Incorvaia表示,很高興能夠與日月光繼續開發創新的IC封裝解決方案。經過充分驗證的ADK現在可以支持日月光先進的FOCoS和2.5D MEOL技術,希望可以協助客戶從傳統晶片設計輕鬆過渡到2.5D、3D IC和扇出型解決方案。

關鍵字: EDA  SiP  西門子  日月光 
相關新聞
西門子工具機軟硬體解決方案 構建數位製造核心應用
Cadence和NVIDIA合作生成式AI項目 加速應用創新
日月光推出VIPack小晶片互連技術 助實現AI創新應用
西門子加入半導體教育聯盟 應對產業技能和人才短缺問題
Cadence推出業界首款加速數位雙生平台Millennium
comments powered by Disqus
相關討論
  相關文章
» 使用Microchip Inductive Position Sensor(電感式位置感測器)實現高精度馬達控制
» 以霍爾效應電流感測器創新簡化高電壓感測
» ESG趨勢展望:引領企業邁向綠色未來
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 車載軟體數量劇增 SDV硬體平台方興未艾


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.231.146.172
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw