帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
聯發科技推出全球首款矽驗證7奈米56G PAM4 SerDes IP
 

【CTIMES/SmartAuto 報導】   2018年04月10日 星期二

瀏覽人次:【2617】

聯發科技推出7nm FinFET矽驗證的56G SerDes IP,進一步擴充其ASIC產品陣列。該56G SerDes解決方案基於數位信號處理(DSP)技術,採用PAM4信號,具有高性能、低功耗及小面積,而7nm和16nm矽驗證則可確保該IP容易整合進各種先進產品設計中。

聯發科技副總經理暨智慧設備事業群總經理遊人傑表示,隨著時間的演進,ASIC業務發生了變化。為實現差異化競爭,物聯網、通信和某些消費領域都需要獨特的ASIC解決方案。我們從中看到了ASIC新的契機。聯發科技最新的 ASIC方案具有7nm和16nm矽驗證IP,可無縫整合進這些先進的ASIC產品中。

聯發科技表示,其ASIC方案是專為那些尋求專業設計及客制化矽方案的客戶服務,在多個領域拓展商機,包含:有線和無線通訊、超高性能計算、低功耗物聯網、本地連接、個人多媒體、先進感測器和射頻。聯發科技的 ASIC 服務涵蓋從前端到後端的任何階段 — 系統/平臺設計、SoC 設計、合成、物理佈局、生產支援和產品實施。

採用聯發科技 56G PAM4 SerDes IP 的首款合作夥伴產品已經在開發中,將於 2018 下半年上市。

關鍵字: SerDes  聯發科 
相關新聞
聯發科與大聯大品佳於Embedded World 2024展出嵌入式物智慧聯網成果
聯發科展示前瞻共封裝光學ASIC設計平台 為次世代AI與高速運算奠基
聯發科蔡力行:持續追求技術領先 強化AI與車用平台
為10月上市暖身 達發首次展示網通與高階AI物聯全系列方案
愛立信攜手聯發科 完成5G獨立組網RedCap互通性測試
comments powered by Disqus
相關討論
  相關文章
» 以協助因應AI永無止盡的能源需求為使命
» 低 IQ技術無需犧牲系統性能即可延長電池續航力
» P通道功率MOSFET及其應用
» 運用能量產率模型 突破太陽能預測極限
» 新一代4D成像雷達實現高性能


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.190.156.155
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw