帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
MIPS推出首款多核心處理器IP 鎖定嵌入式市場
 

【CTIMES/SmartAuto 籃貫銘 報導】   2008年04月23日 星期三

瀏覽人次:【11936】

IP供應商美思普科技(MIPS)於今日在台宣布,推出業界第一款嵌入式多執行緒、多處理器可授權IP核心(embedded multi-threaded, multi-processor licensable IP core)--「MIPS32 1004K」。該核心最高可支援四顆單執行緒或多執行緒處理器,並提供先進的系統同步(coherency)功能,可提供多核心系統最佳的效能與彈性調整能力。

MIPS處理器事業群行銷副總裁Jack Browne表示,隨著晶片的面積越來越小,使得處理器管線設計面臨極大的困難,因此必須朝向多核心的設計前進。
MIPS處理器事業群行銷副總裁Jack Browne表示,隨著晶片的面積越來越小,使得處理器管線設計面臨極大的困難,因此必須朝向多核心的設計前進。

MIPS最早僅專注於處理器IP的供應,但自2007年10月併購了類比及混合訊號IP供應商Chipidea之後,已成為一家全面性的IP供應商,目前為全球第二大半導體設計IP公司,同時也是全球第一大的類比IP公司。MIPS處理器事業群行銷副總裁Jack Browne表示,隨著晶片和裝置的面積越來越小,使得處理器管線的設計面臨極大的困難,因此必須朝向多核心的設計前進,以迎合目前越來越高性能導向的應用需求。

Browne指出,由於數位多媒體內容的增加、寬頻網路的普及、以及高品質的PC使用者介面的使用,造成了運算需求大幅的提高;而在嵌入式的應用上,效能需求的增加,已經超過了提高時脈所能應付的範圍,而嵌入式系統對成本和電力的考量,更是比PC更為吹毛求疵。因此,必須倚賴多核心的處理架構來解決運算資源不足的問題,同時提供給嵌入式單晶片設計更多的優勢。

相較於其他的嵌入式IP產品,1004K具備了同步多核心處理的系統。透過其同步處理系統,在共享記憶體系統中將CPU的效能最佳化,支援多種功能和應用的產品,在使用對稱式多路處理(sysmmetric multiprocessing, SMP)為作業系統下,應用程式可以並行(concurrently)處理與迅速回應。此外,1004K核心具備彈性的設計考量,設計者可針對應用需求,自行增加一到四個單執行緒或多執行緒的CPU,並選配一個I/O同步單元,以確保週邊硬體的資料輸出/入的一至性。而內建的除錯/偵錯的單元,也能保障資料進行正確的處理。

Browne表示,1004K對硬體與軟體有很高的相容性,開發者在進行設計時,並不會感覺出這是一個多核心的系統,但在產品效能上卻有大幅的提升。這款新的遷入式多處理器IP核心,鎖定在高效能的嵌入式市場上,包含IP電視、高階STB、多功能事務機(MFP)、Network及熱門的藍光DVD等,都是其主要的應用領域。他強調,採用1004K核心,將可縮短設計嵌入式產品的時程,讓產品更快上市,以因應目前快速變動的市場。

關鍵字: 多核心  多執行緒  MIPS  Jack Browne  微處理器 
相關新聞
CES 2017: Socionext展現全新多功處理分散式伺服器千核效能
ARM首款基於台積公司10奈米FinFET多核心測試晶片問世
成就物聯網關鍵 唯有開放一途
Imagination MIPS前進微伺服器市場
Imagination和Mentor擴大合作夥伴關係
comments powered by Disqus
相關討論
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.156.46
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw