帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
瑞薩科技開發SiP Top-Down(預測型)設計環境
 

【CTIMES/SmartAuto 陳盈佑報導】   2009年07月13日 星期一

瀏覽人次:【3629】

瑞薩科技發表SiP Top-Down設計環境之開發作業,可在開發系統級封裝(SiP)時提升效率,將多個晶片如系統單晶片(SoC)裝置、MCU及記憶體等結合至單一封裝。此設計環境採用由上向下(預測型)設計方式,可在設計的初始階段檢查各項關鍵特性,例如設計品質及散熱等。

SiP Top-Down設計環境整合並最佳化多項工具,包括可整合至SiP產品中的晶片資訊資料庫,以及基板佈局工具。此環境提供可在設計工具間傳送資料的使用者介面,以提升易用性與彈性,並提供可自動執行作業的設計環境,例如在電路模擬時進行分析。由於具備上述先進功能,將可在初始設計階段針對可能大幅影響開發新SiP所需時間的項目執行檢測作業,例如分析電子特性以確保訊號品質(Signal Integrity)以及散熱功能的熱分析等。結果將可提升設計品質並使開發時程減半。

由於SiP將多個晶片如SoC、MCU及記憶體等結合至單一封裝,因此封裝基板配置與線路的設計比單晶片(SoC)裝置來得更為複雜。另外,由於記憶體速度與容量日趨提升,因此確保SiP中各晶片之間的訊號品質也非常重要,而由於功耗亦日益提升且發熱密度亦隨著速度而增加,因此足夠的散熱能力也非常關鍵。上述兩項因素成為SiP設計非常重要的面向。因此,為了達到更快速的SiP開發能力,如何儘可能有效地確保訊號品質並檢查散熱效能就成為最主要的關鍵。

瑞薩科技過去採用專案系統來發現問題並擬定對策,以提升設計效率並降低SiP產品的生產成本。因此得以縮短封裝基板設計的時間,並降低與基板製造及SiP測試的相關成本。新開發的SiP Top-Down設計環境符合大幅提昇SiP設計品質並縮短開發時程之方法的需求。它採用由上向下的設計方法,在SiP設計初始階段進行各種特性的檢測作業,取代傳統在完成封裝基板設計後的SiP設計程序後期,進行分析訊號品質及散熱性能的back annotation(解析型)設計方法。它採用整合的設計資料庫及通用使用者介面,可在電路模擬時進行自動化分析及其他作業。

關鍵字: SiP  瑞薩電子(Renesas電子邏輯元件 
相關產品
Transphorm與偉詮電子合作推出新款整合型氮化鎵器件
Nordic Semiconductor推出全新端至端蜂巢式物聯網解決方案nRF91系列SiP
u-blox推出微型蜂巢式模組 以SiP封裝升級定位裝置精準度
貿澤電子12月發表產品
賀利氏三大新品亮相半導體展 廣泛應用於各式工業需求
  相關新聞
» SIG:2028年藍牙裝置年度總出貨量將達到75億台
» 群創強化半導體業務 建製下一世代3D堆疊半導體技術
» 羅姆旗下SiCrystal與意法半導體擴大SiC晶圓供貨協議
» 碩特THS系列產品躋身2023年度產品獎
» M31攜手台積電5奈米製程 發表MIPI C/D PHY Combo IP
  相關文章
» 以爆管和接觸器驅動器提高HEV/EV電池斷開系統安全性
» 生成式AI引爆算力需求 小晶片設計將是最佳解方
» PCIe傳輸複雜性日增 高速訊號測試不可或缺
» 揮別續航里程焦慮 打造電動車最佳化充電策略
» 高頻寬電源模組消除高壓線路紋波抑制干擾

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.222.179.186
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw