|
Cadence和NVIDIA合作生成式AI项目 加速应用创新 (2024.03.24) 益华电脑(Cadence Design Systems, Inc.)宣布.扩大与 NVIDIA 在 EDA、系统设计和分析、数位生物学(Digital Biology)和AI领域的多年合作,推出两种革命性解决方案,利用加速运算和生成式AI重塑未来设计 |
|
imec推出首款2奈米制程设计套件 引领设计路径探寻 (2024.03.11) 於日前举行的2024年IEEE国际固态电路会议(ISSCC)上,比利时微电子研究中心(imec)推出一款开放式制程设计套件(PDK),该套件配备一套由EUROPRACTICE平台提供的共训练程式 |
|
西门子加入半导体教育联盟 应对产业技能和人才短缺问题 (2024.03.05) 西门子数位化工业软体今(5)日宣布加入半导体教育联盟(Semiconductor Education Alliance),协助建设积体电路(IC)设计和电子设计自动化(EDA)产业的实践社区,包括教师、学校、出版商、教育技术公司和研究组织等范围,推进半导体产业蓬勃发展 |
|
Arm扩展全面设计生态系 加速基础设施创新 (2024.03.01) 一年前,生成式 AI 就像一道突如其来的闪电,瞬间让大家清楚看到人们对更多运算力与弹性的需求,以驱动更多优化的解决方案,来处理数十亿个装置产出的庞大资料。
这就是驱动 Arm 全面设计(Arm Total Design)的力量之一 |
|
Cadence推出业界首款加速数位双生平台Millennium (2024.02.22) 益华电脑(Cadence Design Systems, Inc.)宣布,推出Cadence Millennium企业多物理场平台,这是业界首款用於多物理场系统设计和分析的硬体/软体(HW/ SW)加速数位双生解决方案。
Cadence瞄准了提高性能和效率可获得的巨大助益与商机,推出第一代Millennium M1 平台专注於加速高拟真运算流体动力学 (CFD)的模拟能力 |
|
Cadence推出全新Celsius Studio AI热管理平台 推进ECAD/MCAD整合 (2024.02.06) 益华电脑 (Cadence Design Systems, Inc.) 宣布,推出Cadence Celsius Studio,这是业界首款用於电子系统的完整 AI 散热设计和分析解决方案。除了 应用於PCB 和完整电子组件的电子散热设计,Celsius Studio 还可以解决 2.5D 和 3D-IC 以及 IC 封装的热分析和热应力问题 |
|
是德Chiplet PHY Designer可模拟支援UCIe标准之D2D至D2D实体层IP (2024.02.05) 是德科技(Keysight)推出Chiplet PHY Designer,这是该公司高速数位设计与模拟工具系列的最新成员,提供晶粒间(D2D)互连模拟功能,可对业界称为小晶片(Chiplet)之异质和3D积体电路设计的效能进行全面验证 |
|
群联采Cadence Cerebrus AI驱动晶片最隹化工具 加速产品开发 (2024.01.31) 群联电子日前已成功采用Cadence Cerebrus智慧晶片设计工具(Intelligent Chip Explorer)和完整的Cadence RTL-to-GDS数位化全流程,优化其下一代12nm制程NAND储存控制晶片。Cadence Cerebrus为生成式AI技术驱动的解决方案,协助群联成功降低了 35%功耗及3%面积 |
|
联电和英特尔宣布合作开发12奈米制程平台 (2024.01.26) 为了追求具成本效益的产能扩张,以及关键技术节点升级策略,扩展供应链的韧性。联华电子和英特尔共同宣布,双方将合作开发12奈米FinFET制程平台,以因应行动、通讯基础建设和网路等市场的快速成长 |
|
创意采Cadence Integrity 3D-IC平台 实现3D FinFET 制程晶片设计 (2024.01.14) 益华电脑(Cadence)宣布,其Cadence Integrity 3D-IC 平台获创意电子采用,并已成功用於先进 FinFET 制程上实现复杂的 3D 堆叠晶片设计,并完成投片。
该设计采Cadence Integrity 3D-IC 平台,於覆晶接合(flip-chip)封装的晶圆堆叠 (WoW) 结构上实现Memory-on-Logic 三维芯片堆叠配置 |
|
西门子PAVE360携手Arm、AWS导入云端 加速汽车业创新发展 (2023.11.23) 因应软体定义车辆(SDV)持续发展,西门子数位化工业软体今(23)日进一步扩展与AWS的合作关系,於AWS的云端服务中推出基於西门子PAVE360的虚拟汽车数位孪生解决方案。利用硬体和软体的平行开发 |
|
修复高达95% Cadence推出生成式AI自动识别和解决EM-IR违规技术 (2023.11.16) 益华电脑(Cadence Design Systems, Inc.)宣布,推出新的 Cadence Voltus InsightAI,这是业界首款生成AI技术,可在设计过程早期自动识别 EM-IR 压降违规的根本原因,因而可以最有效率的选择并加以实现与修正来改善功率、效能和面积(PPA) |
|
西门子收购Insight EDA 扩展Calibre可靠性验证系列 (2023.11.16) 西门子数位化工业软体完成对 Insight EDA 公司的收购,後者能够为积体电路(IC)设计团队,提供突破性的电路可靠性解决方案。
Insight EDA 成立於 2008 年,致力於为客户提供类比/混合讯号和电晶体级客制化数位设计流程 |
|
新思科技利用全新RISC-V系列产品扩展旗下ARC处理器IP产品组合 (2023.11.08) 新思科技宣布扩大旗下ARC处理器 IP的产品组合,内容包括全新的RISC-V ARC-V处理器IP,让客户可以从各式各样具备弹性与扩展性的处理器选项中进行选择,为他们的目标应用提供理想的功耗-效能(power-performance)效率 |
|
新思科技与台积电合作 在N3制程上运用从探索到签核的一元化平台 (2023.11.02) 新思科技近日宣布扩大与台积公司的合作,并利用支援最新3Dblox 2.0标准和台积公司3DFabric技术的全面性解决方案,加速多晶粒系统设计。新思科技多晶粒系统解决方案包括3DIC Compiler,这是一个从探索到签核一元化的平台,可以为产能与效能提供最高等级的设计效率 |
|
设计师利用生成式人工智慧作为晶片辅助 (2023.11.01) 今天发布的一篇研究论文描述了生成式人工智慧如何帮助最复杂的工程工作之一:设计半导体。
这项工作展示了在高度专业化领域的公司如何利用内部资料训练大型语言模型(LLMs),以建立提高生产力的助手 |
|
联电与供应链夥伴启动W2W 3D IC专案 因应边缘AI成长动能 (2023.10.31) 联华电子今(31)日宣布,已与合作夥伴华邦电子、智原科技、日月光半导体和Cadence成立晶圆对晶圆(wafer-to-wafer;W2W)3D IC专案,协助客户加速3D封装产品的生产。此项合作案是利用矽堆叠技术,整合记忆体及处理器,提供一站式堆叠封装平台,以因应AI从云端运算延伸到边缘运算趋势下,对元件层面高效运算不断增加的需求 |
|
IEKCQM:2024年制造业三大议题为供应链重塑、新创加速、半导体进展 (2023.10.24) 全球经济成长态势尚未明朗化,各国产业景气逐渐回暖,展??未来且提前布局,工研院今(24)日举办「2024年台湾制造业景气展??论坛」,发布2024年台湾制造业景气展??预测结果 |
|
迎接Chiplet模组化生态 台湾可走虚拟IDM模式 (2023.10.22) 工研院电子与光电系统研究所??所长骆韦仲剖析何谓虚拟IDM,而工研院将如何与台湾的半导体产业合作,一同建立虚拟IDM的模式。 |
|
西门子发布Tessent RTL Pro 加强可测试性设计能力 (2023.10.19) 西门子数位化工业软体近日发布 Tessent RTL Pro 创新软体解决方案,旨在帮助积体电路(IC)设计团队简化并加速下一代设计的关键可测试性设计(DFT)工作。
随着 IC 设计在尺寸和复杂性方面不断增长,工程师必须在设计早期阶段识别并解决可测试性问题 |