账号:
密码:
CTIMES / IC设计与EDA
科技
典故
USB2.0——让计算机与接口设备畅通无阻

USB2.0是一种目前在PC及接口设备被广为应用的通用串行总线标准,摆脱了过去局限于PC的相关应用领域,而更深入地应用在数字电子消费产品当中。
慧荣加速3D TLC NAND用户端SSD市场普及速度 (2016.07.13)
今年,3D NAND已几乎占据用户端SSD市场半壁江山,而采用高级SSD控制器实现低成本高性能、基于3D TLC NAND的解决方案则是促成这一转变的关键。慧荣科技(Silicon Motion)推出了SM2258这款搭载?体并支援全系列SATA 6Gb/s SSD控制器解决方案,可支援所有主流NAND供应商最新发布的3D TLC NAND产品
宏观微电子推出新世代高阶卫星低杂讯锁项环降频器晶片 (2016.07.04)
宏观微电子(Rafael)推出新世代高阶卫星低杂讯锁项环降频器晶片系列产品RT320M以及RT340M。透过台湾高度成熟且具成本优势的COMS制程,成功设计出RT320M及RT340M全系列晶片
[专栏]从新政府五大创新产业 看台湾半导体业机会 (2016.07.01)
于520 上任的新政府已明确揭示将以创新带动经济,透过智慧台湾带动产业升级,建立台湾经济发展的新模式。新政府提出五大重点创新产业,包括物联网/智慧科技、绿能、生技医疗、智慧机械、国防产业等,相关领域估计将成为我国产业重点推动的方向
智原科技采用Cadence OrbitIO与SiP布局工具大幅节省封装设计时程 (2016.06.24)
益华电脑(Cadence)宣布,ASIC设计服务、SoC暨IP研发销售厂商智原科技(Faraday Technology)采用Cadence OrbitIO Interconnect Designer(互连设计器)及Cadence SiP布局工具,相较于先前封装设计流程节省达六成时间
Xilinx推出SDSoC开发环境2016.1版 (2016.06.15)
新版本透过系统级特性设定工具加速C/C++架构编程并减少50%端对端编译时间 美商赛灵思(Xilinx)推出SDSoC开发环境2016.1版,其可让Zynq系列SoC及MPSoC运用C/C++语言进行软体定义编程,并支援近期新推出的16nm Zynq UltraScale+ MPSoC
联发科反击媒体不实报导 (2016.06.13)
「比照 IC 制造与封装测试业规定,允许个案申请专业审查陆资投资 IC 设计业」目前是台湾半导体协会的共识。在2016 年5 月31 日的台湾半导体协会IC 设计产业策略委员会会议中
连网汽车应用兴起 u-blox完备的连接技术方案将扮演要角 (2016.06.08)
物联网(IoT)旋风已席卷汽车产业。从资讯娱乐系统开始,IoT已逐步演进,并在令人振奋的全新V2X架构中融合了感测器、定位、蜂巢式以及短距离通讯技术,将能提升安全性与驾驶体验,并加速无人驾驶车的发展
2016 ARM Design Contest设计竞赛即日起开放报名! (2016.05.16)
物联网科技大跃进─随着「物联网」概念逐步应用于行动装置、端点服务、虚拟实境、智慧机器人等新科技领域中,全球矽智财供应厂商ARM宣布,2016 ARM Design Contest设计竞赛正式起跑!正式迈入第十一届的ARM Design Contest
Mentor Graphics宣布PADS创新平台又添新功能 (2016.05.06)
Mentor Graphics公司推出基于PADS PCB软体的综合产品创新平台,该平台帮助个体工程师和小型团队解决开发现今电子产品所面临的工程挑战。随着系统设计复杂度以及印刷电路板(PCB)、机构和系统工程师对易于使用工具的需求不断增加,PADS平台经扩展可帮助工程师实现从概念设计到交付制造,开发基于 PCB 的系统
智原科技采用Cadence OrbitIO与SiP布局工具节省封装设计时程 (2016.05.06)
全球电子设计创新厂商益华电脑(Cadence)宣布,ASIC设计服务、SoC暨IP研发销售厂商─智原科技(Faraday Technology)采用Cadence OrbitIO互连设计器及Cadence SiP布局工具,相较于先前封装设计流程节省达六成时间
新思客制化设计 缩短FinFET设计流程 (2016.04.19)
新思科技(Synopsys)发表客制化设计解决方案Custom Compiler,可有效应用在FinFET制程技术,让客制化设计流程从数天缩短至数小时以提高产能。 新思科技以全新自动化视觉辅助(visually-assisted automation) 技术因应客制化设计的挑战,不但能加速设计流程,同时能减少反覆设计并增加重复利用率为了,让FinFET布局(layout)的产能更上层楼
Cadence推出下一代Virtuoso平台 (2016.04.11)
全球电子设计创新厂商益华电脑(Cadence)推出下一代Virtuoso平台,可为设计人员提供10倍的跨平台效能与容量提升。此平台包含在Cadence Virtuoso类比设计环境(Virtuoso Analog Design Environment, ADE)中新增技术,并为Cadence Virtuoso布局套件提供增强功能,以因应汽车安全、医疗装置与物联网(IoT)应用等需求
奥地利微电子为0.35μm类比特殊制程推出可交互操作制程设计套件 (2016.03.22)
奥地利微电子(ams AG)推出应用于0.35μm类比特殊制程的可交互操作制程设计套件(iPDK)。该可交互操作制程设计套件基于开放存取(OpenAccess)资料库,透过使用标准语言以及统一的架构实现多种EDA工具的可共同操作性
创意电子推出28G多标准SerDes IP (2016.03.22)
创意电子(GUC)宣布其28Gbps 多标准SerDes IP(28G-EMSPHY-XT)在台积电(TSMC)28奈米制程技术中通过矽晶验证,且符合IEEE 802.3bj(100GBase-KR4)、CEI- 25G- LR 及CEI-28G-VSR 规格。 GUC 的新 SerDes IP是GUC目前众多的SerDes IP 组合之中先进的产品
是德科技SECO采用ADS信号及电源完整性软体套件成功执行PC板验证 (2016.03.17)
是德科技(Keysight)日前宣布 SECO成功使用Keysight EEsof EDA的SIPro和PIPro信号与电源完整性解决方案,来验证嵌入式COMexpress PC板。该PC板使用AMD R系列Merlin Falcon 3.2 GHz处理器。 SECO是义大利知名的嵌入式PC板(PCB)设计与制造厂商
Mentor协助三星代工厂10奈米FinFET制程优化工具和设计流程 (2016.03.11)
Mentor Graphics公司(明导)宣布与三星电子合作,为三星代工厂10奈米FinFET制程提供各种设计、验证、测试工具及流程的优化。其中包括Calibre物理验证套件、Mentor Analog FastSPICE(AFS)平台、Olympus-SoC数位设计平台和Tessent测试产品套件
Mentor推出原生完整的UVM SystemVerilog记忆体验证IP库 (2016.03.09)
Mentor Graphics(明导)推出首个完全原生的UVM SystemVerilog记忆体验证IP库,该记忆体验证IP库可用于所有常用记忆体设备、配置和介面。 Mentor在目前已可支援60多种常用外设介面(commonly used peripheral interfaces)和汇流排架构的Mentor验证 IP(Mentor VIP)库中新增了 1600多种记忆体模型
IC封装后熟化制程模拟利器 有效预测翘曲变形 (2016.03.04)
Moldex3D可考虑在常压下,针对后熟化制程从进烤箱至冷却到常温的过程中,进行不同温度和熟化度的耦合计算,模拟IC元件最终的翘曲量值变化。
Lattice Diamond设计软体套件3.7新版已上市 (2016.03.02)
莱迪思半导体宣布Lattice Diamond设计工具套件全新 3.7版本,现已上市。可支援更多的莱迪思元件并提升效能,协助客户实现以莱迪思FPGA为基础、最小尺寸、低功耗和低成本的设计解决方案
Mentor Graphics 发布 Veloce Apps:开启硬体模拟新纪元 (2016.02.26)
Mentor Graphics公司(明导)推出用于Veloce硬体模拟平台的新型应用程式,自此迎来了硬体模拟的新纪元。新型 Veloce Apps包括 Veloce Deterministic ICE、Veloce DFT 和 Veloce FastPath,可以解决复杂SoC和系统设计中的关键系统级验证难题

  十大热门新闻
1 2023 IEEE亚洲固态电路研讨会 台湾获选论文抢先发表

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw