帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
中國大陸EDA業者GES推出封裝設計工具
 

【CTIMES/SmartAuto 報導】   2004年04月08日 星期四

瀏覽人次:【4762】

據EE Times網站消息,中國大陸EDA業者上海技業思(Global Engineering Solutions;GES)宣佈推出IC封裝設計工具PKGDesigner,該工具擁有動態層數評估功能與自動佈線引擎,可縮短IC產品封裝設計周期,此外其PIN-PAD配對功能,亦可達到高密度佈線和最小分配層數的,降低封裝設計成本。

該報導指出,IC封裝技術由傳統Wire bonding模式轉移至高階FlipChip,而過去多仰賴人工方式進行設計的做法已經不合時宜,且往往造成許多誤差以致延誤設計周期的延長;為改善此種情況,GES推出一種結合NET分配、層數預估與自動佈線功能於一體的工具PKGDesigner,該工具可檢測待封裝的DIE和對應的package,以佈線密度最大化為原則,實現PIN-PAD的快速匹配。

在設計階段,PKGDesigner可在實現封裝層數自動評估功能的基礎上,進一步利用PIN-PAD配對資訊提供了自動佈線功能,能產生較手動設計速度更快、密度更高的詳細佈線結果,同時它還具備G/V Share、NET、Wires及Fanout、Edit等整合處理功能,其輸入輸出檔案格式相容於其他標準的EDA工具,可以直接由於訊號分析和生產製作階段。

關鍵字: GES  EDA 
相關新聞
半導體二手設備市場商機旺 大陸廠商是最大買家
comments powered by Disqus
相關討論
  相關文章
» 停產半導體器件授權供貨管道
» 5G與AI驅動更先進的扇出級封裝技術(一)
» COF封裝手機客退失效解析
» 面對FO-WLP/PLP新製程技術的挑戰與問題
» 類比晶片需求強烈 8吋晶圓代工風雲再起


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.137.211.23
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw