帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
NEC成功開發PoP層疊封裝技術
 

【CTIMES/SmartAuto 王岫晨 報導】   2008年03月07日 星期五

瀏覽人次:【4803】

NEC採用BGA封裝,開發出可自由開發和生產PoP(Package On Package;層疊封裝)的高密度封裝技術。目前該公司已經採用這一技術成功試製兩層的DDR2 SDRAM記憶體模組。該技術無需大型檢測設備、夾具(Jig)和工具,因此設備廠商可自行組裝PoP。而NEC也計劃在2008年上半年推出以此技術開發的大容量記憶體模組。

此種PoP技術,應用了NEC所開發,能夠以裸晶進行三維封裝的FFCSP(flexible carrier folded real chip size package)技術。將FPC底板作為轉接板(Interposer),FPC與BGA封裝相連後,透過過彎曲轉接板即可使封裝側面和上部接合。如此便實現了在封裝上下兩側配備外部接角的結構。在封裝的上部另外層疊BGA封裝,即可組裝PoP。透過FPC可自由層疊外形和外部端子各不相同的LSI晶片。

為了強化BGA封裝端子的錫球和FPC間的空隙,還開發能不對BGA封裝外部端子施壓便可彎曲FPC的技術。進而將封裝外部端子的表面厚度控制在0.1mm以下。如此在板卡(Board)封裝時,能以低成本提高良品率。

關鍵字: POP  BGA  NEC 
相關新聞
NEC與能火、微軟推出全球首個「生成式AI貝多芬」
NEC與微軟合作推行生成式AI 支援企業專用開發環境
NEC宣布與Aviat達成無線傳輸業務整合最終協議
NEC推出卓越中心2.0創新方案
NEC鋪設海底光纖電纜 連接美國與日本最大資料傳輸容量
comments powered by Disqus
相關討論
  相關文章
» 在癌症檢測、診斷和治療中的AI應用
» 停產半導體器件授權供貨管道
» 5G與AI驅動更先進的扇出級封裝技術(一)
» COF封裝手機客退失效解析
» 面對FO-WLP/PLP新製程技術的挑戰與問題


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.221.13.173
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw