帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
聯電運用矽底材工程技術提升電晶體效能
 

【CTIMES/SmartAuto 鄭妤君 報導】   2004年05月21日 星期五

瀏覽人次:【954】

聯電中央研究發展部門日前宣佈已成功運用矽底材工程技術,大幅提昇45奈米p-channel電晶體的效能;據EE Times網站報導,此項新的矽底材工程技術增加了70%的電洞遷移率,亦即增加了PMOS元件30%的驅動電流。

聯電中央研究發展部先期技術開發部長廖寬仰表示,尋求加強電洞遷移率的方法是聯電在元件發展方面的重點之一,例如可以實現效能提昇卻又避免漏電狀況惡化的應變矽技術。而除了目前研發中的應變矽、高介電質閘極介電物以及矽晶絕緣層等技術外,這項矽底材工程技術的開發也為聯電增添了一個新選擇。

聯電採用了新的矽底材結晶格方向,與使用傳統晶格方向製造於矽底材上的元件相比,根據同樣程度的元件漏電流情況為基準的評估結果顯示,電晶體驅動電流提高了30%。除了效能提昇之外,元件參數的變化也得到改善,這提高了這項技術付諸製造的可行性。

此外,使用此種矽底材工程技術時,其雜訊特性有相當程度的改善,使得這項技術更適合使用於類比應用產品。

關鍵字: 聯電 
相關新聞
電腦領域需求回升 聯電2024年第一季晶圓出貨量成長4.5%
聯電和英特爾宣布合作開發12奈米製程平台
聯電獲台灣智慧財產管理制度AAA最高等級認證
聯電深耕ESG 永續經營實力獲國際肯定
聯華電子四度獲頒國家永續發展獎
comments powered by Disqus
相關討論
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.17.79.59
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw