帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
瑞薩開發第一代自有32位元RISC-V CPU核心
 

【CTIMES/SmartAuto 陳玨報導】   2023年12月01日 星期五

瀏覽人次:【1148】

瑞薩電子(Renesas Electronics)宣布已設計並測試基於開放標準RISC-V指令集架構(ISA)的32位元CPU核心。新的RISC-V CPU核心將擴充瑞薩現有的32位元微控制器(MCU)IP產品組合,包括獨有的RX系列和基於Arm Cortex-M架構的RA系列。

瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心
瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心

RISC-V是一種開放ISA,為具有靈活性、可擴展性、能效和開放的生態系統,在半導體產業迅速普及。許多MCU供應商正加速RISC-V產品的開發,瑞薩自行開發新的RISC-V核心,這種多功能CPU可以用作主要控制器或作為SoC、晶片中子系統甚至是深度嵌入式ASSP中的輔助核心。繼先前採用晶心(Andes)科技公司開發的CPU核心,推出32位元語音控制和馬達控制ASSP元件,以及RZ/Five 64位元通用微處理器(MPU)後,使瑞薩成為新興RISC-V市場先進的供應商。

瑞薩RISC-V CPU實現了令人印象深刻的3.27 CoreMark/MHz效能,優於市場上的類似架構。瑞薩目前向特定客戶提供基於新核心的樣品,預計2024年第一季推出首款基於RISC-V的MCU及相關開發工具。

關鍵字: CPU  瑞薩 
相關產品
瑞薩新款RA0 MCU系列具備超低功耗功能
IAR以開發環境支援瑞薩首款通用RISC-V MCU
瑞薩新款通用32位元RISC-V MCU採用自研CPU核心
瑞薩RZ/V2H MPU適用於具有視覺AI和即時控制功能的新一代機器人
瑞薩新款四通道影像解碼器適用於車用攝影機環景應用
  相關新聞
» 號召新世代高手過招 國研盃i-ONE儀器科技創新獎徵件開始
» 美光32Gb伺服器DRAM通過驗證並出貨 滿足生成式AI應用要求
» Red Hat發佈三大產品開發進程 加速企業推動AI創新
» Power Integrations收購Odyssey 為GaN技術的持續發展提供支援
» IDC:經過2年低潮 平板電腦市場再現復甦跡象
  相關文章
» 樹莓派推出AI攝影機、新款顯示器
» 以爆管和接觸器驅動器提高HEV/EV電池斷開系統安全性
» 生成式AI引爆算力需求 小晶片設計將是最佳解方
» PCIe傳輸複雜性日增 高速訊號測試不可或缺
» 揮別續航里程焦慮 打造電動車最佳化充電策略

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.139.90.131
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw