账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
满足新型网络系统的速度与上市时程需求

【CTIMES/SmartAuto 黃明珠报导】   2002年03月19日 星期二

浏览人次:【1336】

全球通讯芯片及网络运算方案厂商美商巨积公司(LSI Logic),19日正式发表System Packet Interface Level 4 (SPI-4) Phase 2 IP核心,目标锁定在通讯与储存市场。这套系统级设计方案采用该公司的SPI-4 Phase 2核心技术,设计业者可藉以设计出具备多元互操作性的ASIC(特定应用集成电路),不仅能大幅简化接口设计作业,更能缩短高速网络应用系统的上市时程。

LSI Logic表示,SPI-4 Phase 2 核心运作速度可达800MHz,能在系统总线上达到12.8 Gbps的传输流量,并经过最完善的调整,可应用在各种需要支持10-Gbit 以太网络、OC-192 SONET、以及Packet-over-SONET(PoS)等技术的最新应用系统中。

LSI Logic通讯营销副总裁Tom Sandoval表示:「LSI Logic了解顾客需要一个具备有扩充性、多元性、以及可靠性的完整解决方案。透过我们丰富CoreWare(r)数据库中的SPI-4 Phase 2核心支持,能为网络系统工程师提供所需的IP方案,因应快速成长的Gigabit以太网络以及光纤网络设备的需求,并协助业者加速产品上市时程。」

LSI Logic表示,该公司是光学网络论坛(Optical Internetworking Forum, OIF)的主要成员之一,积极参与以各种光学网络作为数据交换或传输路径的互操作性产品与服务的研发与建置工作。SPI-4 Phase 2核心能用于各种传输管道的升级,将新型以及开发中的技术融入现有的网络环境。LSI Logic透过一套完整的SPI标准产品开发蓝图,有效简化ASIC与ASSP(专属应用标准产品)间高速传输接口的设计工作。

Sandoval接着表示:「因特网上数据流量的迅速成长,促使业者纷纷投入新一代高速交换器的研发潮流。SPI-4 Phase 2已成为目前最常采用的高速接口标准。」

运用LSI Logic的SPI-4 Phase 2核心以及该公司成熟的CoreWare技术,使设计人员得以满足严格的上市时效要求,快速开发各种SPI-4 Phase 2型的ASIC产品。CoreWare设计方案提供一套完整的环境,确保客户能成功将各种IP组件整合至精密的ASIC或系统单芯片设计中,透过一套专为ASIC设计环境量身打造的设计模式,使核心得以重复运用。

關鍵字: LSI Logic  Tom Sandoval  網路處理器 
  相关新闻
» ST协助实现AIoT万物联网 遍布智慧化各领域应用
» 工研院携手联发科开创「边缘AI智慧工厂」 创新整合平台降低功耗50%
» 制造业Q1产值4.56%终结负成长 面板及汽车零组件制造创新高
» 晶创台湾办公室揭牌 打造台湾次世代科技国力
» 工研院突破3D先进封装量测成果 获德律、研创资本、新纤注资共创欧美科技
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK863A5CZLCSTACUK3
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw