帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Avant!發表Columbia—組合晶片工具
ColumbiaXShape技術加快SoC之晶片組合速度

【CTIMES/SmartAuto 黃明珠報導】   2001年06月14日 星期四

瀏覽人次:【1380】

前達科技表示,新推出的設計工具—Columbia,將為超深次微米系統單晶片設計,提供新的組合晶片解決方案,並預計在今年6月15日正式問世。四月在前達科技新產品發表會中首次介紹Columbia之後,Columbia已成功完成其beta測試計畫,並較原定計畫提前,將在六月於美國設計自動化研討會(DAC)中和大家見面。透過與beta測試廠商的密切往來,Columbia的效能、品質及績效都有顯著的提昇。Columbia和Avant!的Milkyway資料庫有一致的架構並整合在SinglePass流程中,不僅提供了快速、高品質的SoC組合晶片,並改善了時序問題、降低了串音(cross-talk)干擾、增加了產量(yield)且加快了產品上市的時程。

Columbia的Xshape技術在高階作繞線時提供了在加速shape-based下的無格點(gridless)繞線功能。在其所有的runtime資料架構下,內建有專為IC設計所作的無格點繞線演算法。這個層級化的資料架構只需要用到較少的記憶體即可有較高的資料處理效率;此外,ColumbiaXshape無格點繞線功能,在速度上已能夠和在格點上繞線的速度相同,Xshape比起其他無隔點繞線的速度平均可減少5倍的時間,擺脫了高階設計一直以來在無格點繞線的效能上的缺陷。

Columbia的shape-based技術,天生就有推開障礙的能力,所以能將繞線後的時序與訊號完整性問題處理的更好。當繞線的寬度與間隔需要改變以降低電阻問題與交互之間的干擾,多重格點以及有格點形態的繞線方式常會浪費空間—因為它們只能曾移動到下一個可用的格點,而打斷後再重繞的技術是浪費時間的;Columbia可將旁邊的繞線推開,並產生不違反設計原則的繞線結果,不但省時又省設計空間。

關鍵字: SoC  組合晶片  Avant!  EDA 
相關產品
Silicon Labs xG26系列產品支援多重協定無線裝置應用
意法半導體STM32 USB PD微控制器現支援UCSI規範 加速Type-C應用接受度
ST推出新工具鏈及套裝軟體 配合智慧慣性感測器簡化邊緣運算開發
Nordic協助電動自行車控制器傳送騎乘指標資訊
意法半導體首款AI強化型智慧加速度計 提升始終感知應用的性能和效能
  相關新聞
» 美光針對用戶端和資料中心等市場 推出232層QLC NAND
» 摩爾斯微電子在台灣設立新辦公室 為進軍亞太寫下新里程碑
» 愛德萬測試與東麗簽訂Micro LED顯示屏製造戰略夥伴關係
» 格斯科技攜手生態系夥伴 推出油電轉純電示範車
» Arm:因應AI永無止盡的能源需求 推動資料中心工作負載
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.141.30.162
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw