帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
智原科技0.13µm客戶晶片導入量產
 

【作者: 籃貫銘】   2005年11月25日 星期五

瀏覽人次:【2091】

智原科技 十一月二十四日宣佈,協助三家客戶在聯電以 0.13µm 先進製程所設計的晶片已成功產出晶圓,在日內取得樣本驗證成功後,將陸續導入量產時程,這是智原自去年第四季迄今一年時間內經營的十餘個 0.13µm 專案中,最先見到的顯著成果,意味著智原以深次微米的知識、經驗與實務為基礎,提供的 IC 設計服務與整合製造的技術和能力已獲得市場的認同。


這些已經完成晶圓產出的 0.13µm 客戶量產晶片,應用領域涵括有高速網路通訊、低電耗行動影像、與手持式電腦週邊電子產品。智原提供給客戶是一應俱全的設計方案,包含豐富的矽智財組合與縝密成熟 ASIC 設計服務方案,這些都是智原多年來於 IC 設計服務產業累積而來的經驗與 Know-how,也是今天智原 0.13µm 技術得以超越其他競爭對手,領先投入量產的主要因素。


智原科技 林孝平 總經理表示:「我們非常高興看到客戶的晶片透過智原的設計服務,從一個設計的概念,經過雙方密切的合作,在預訂時程內,完成晶片設計,通過驗證並邁向量產。這些實績足證智原在 0.13µm 的 IC 設計與製造技術為客戶所信賴,達到今天晶片設計所要求的縮小晶粒面積 、降低電耗與提高效能的需求, 智原始終不變的信念是技術領先與品質的堅持, 這也是我們的服務宗旨所強調的 “Excel Your Idea to Silicon” 。」
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
智原加入英特爾晶圓代工設計服務聯盟 滿足客戶高階應用需求
智原推出新款最小面積USB 2.0 OTG PHY IP
CDNLIVE 2016會後報導
智原科技採用Cadence OrbitIO與SiP佈局工具大幅節省封裝設計時程
智原科技採用Cadence OrbitIO與SiP佈局工具節省封裝設計時程
相關討論
  相關新聞
» 恩智浦Omlox Starter Kit方案 推動工業實時定位技術發展
» AI算力需求作後盾 2025年前十大IC設計廠營收年增44%
» 恩智浦與NVIDIA攜手合作 共同推動先進實體AI創新發展
» 代理型AI框架加速落地 強化安全、實時邊緣AI應用
» 產發署核定「晶創IC設計補助計畫」28案 將創造360億商機


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2026 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HKA4DA7ILRCSTACUKB
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw