账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
智原科技以益华计算机建构次世代低功率行动平台
 

【CTIMES / SMARTAUTO ABC_1 报导】    2008年05月29日 星期四

浏览人次:【5009】

ASIC服务暨IP厂商智原科技(Faraday Technology),以及低功率多媒体平台IC供货商NemoChips,共同宣布,NemoChips运用智原科技以Cadence益华计算机低功率解决方案Common Power Format为根基的SoCompiler设计服务,设计出一款低功率的行动式影像平台SOC。这一款设计仅用两个月便从netlist进展到芯片产出的阶段,同时藉由Dynamic Voltage、Frequency Scaling、Multi-Supply Voltages以及Power-Shut Off等先进的技术,将静态功率大幅降低99%以上、动态功率降低65%。让许多欲设计复杂且功率紧缩SoCs的ASIC客户都得以从这个可靠的方式中获益,一方面大幅缩短产品问世时间、一方面也充分降低了实作的风险。

智原的SoCompiler设计服务团队使用Si2 standard Common Power Format来规范省电技术,在整个设计过程中重复使用以落实省电效能。Cadence益华计算机低功率解决方案整合了逻辑设计、验证以及CPF的实作,加上像是动态电压和频率调整之类的自动化省电设计技术,同时完全不会影响产品的产出时程。

智原科技国际业务副总黄其益指出:「智原科技始终致力于为客户提供最具竞争力的解决方案,而智原的PowerSmart设计流程就是这项承诺的延伸。透过与Power Forward Initiative成员Cadence益华计算机及UMC的合作,我们有能力协助Nemochips满足严格苛的功率需求,且藉由能够提升双倍生产力的解决方案,在极短的时间内交付产品设计。」

關鍵字: IC  SOC  智原  黄其益 
相关新闻
Nordic Semiconductor支援CSA物联网设备安全规范1.0和认证计画
意法半导热切换二极体控制器问世 适用於ASIL-D汽车安全关键应用
新思科技协助越南IC设计人才培育与发展
意法半导体与伍尔特电子合作开发高性能电动工具
意法半导体公布2023年第二季财报 净营收为43.3亿美元
comments powered by Disqus
相关讨论
  相关文章
» 停产半导体器件授权供货管道
» RISC-V前进AIoT 商用生态系成形
» 5G与AI驱动更先进的扇出级封装技术(一)
» COF封装手机客退失效解析
» 面对FO-WLP/PLP新制程技术的挑战与问题


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84Q797AQGSTACUKC
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw