账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
PCIe架构实现弹性记忆体扩充 协助边缘AI高频即时运算
 

【CTIMES / SMARTAUTO ABC_1 报导】    2026年02月24日 星期二

浏览人次:【1558】

迎接5G通讯、AI 推论与即时资料处理等应用快速发展,边缘系统必须同时面对传输延迟、流量波动与部署空间受限等多重挑战;且因系统对记忆体容量与效能的需求持续攀升,却受限於主机板设计,传统 DIMM??槽数量逐渐成为记忆体扩充的瓶颈。PCIe作为边缘系统中成熟且通用的介面规格,则成为实现记忆体扩充的机会点。

PCIe作为边缘系统中成熟且通用的介面规格,则成为实现记忆体扩充的机会点。
PCIe作为边缘系统中成熟且通用的介面规格,则成为实现记忆体扩充的机会点。

宜鼎国际(Innodisk)今(24)日宣布推出新款CXL AIC 扩充卡(Add-in Card),便采用CXL架构打造,而能直接透过标准 PCIe Gen 5 x 8介面与接囗,在不占用传统 DIMM ??槽的情况下,为系统扩充最高256GB 记忆体容量,以及提供32GB/s 高频宽、极低延迟的传输效能,让使用者可依需求搭载不同容量的DDR5 RDIMM 记忆体模组,实现高度弹性的硬体配置。

同时支援CXL 2.0 Type 3(CXL.mem / CXL.io)协定,实现记忆体池化(Memory Pooling)与资源共享,让系统能依实际工作负载,在多台主机之间动态分配记忆体资源,在维持效能表现的同时,进一步提升整体运算资源使用效率。

并利用 HHHL(半高半长)精巧外型设计、专为空间受限的边缘运算环境打造,可搭载两条标准高度或VLP(超矮版)规格的DDR5 RDIMM 记忆体,有效节省系统内部空间,帮助边缘伺服器与系统突破既有硬体架构限制,以因应边缘AI部署与即时运算的需求。针对尺寸更为狭窄的小型边缘系统,还能选配宜鼎独家 DDR5 RDIMM VLP(超矮版)记忆体,有效节省系统内部空间,提升走线与整体部署弹性。

藉此突破原有的系统架构上限,降低CPU 与记忆体之间的传输延迟,特别适用於需要即时、低延迟运算的边缘端场景,支援5G通讯、高频金融交易(HFT)、微型资料中心及智慧医疗影像等边缘应用。

宜鼎国际工控 DRAM 事业处总经理张伟民表示:「CXL AIC 扩充卡的推出,反映了我们对 AI 边缘运算的深度布局。边缘系统追求的并非如云端规模的大量硬体堆叠,而是能符合场域需求,兼顾小体积、低延迟、能源效率极大化的弹性扩充方案。」

因此,有别於常见的记忆体规格,宜鼎深耕工控并大举布局边缘AI应用,透过前瞻的技术开发,打造多元的产品线。CXL AIC将协助客户以更具成本效益的方式进行系统升级,完整应对低延迟应用与 AI 推论所带来的运算挑战。

如今,宜鼎CXL AIC 扩充卡与先前推出的CXL 忆体模组,分别对应不同场域需求。CXL 记忆体模组锁定云端与大型资料中心,以单条大容量、易??拔的E3.S 2T尺寸呼应云端伺服器规格;而 CXL AIC 扩充卡则聚焦於空间受限的小型边缘伺服器与边缘AI系统,让客户可依实际需求,在扩充卡上搭载相应容量的 DDR5 记忆体条,让系统扩充更加弹性。

随着 CXL 生态系逐步成熟,宜鼎将持续结合旗下记忆体、储存、扩充模组与软硬体整合优势,携手产业夥伴,共同打造更具弹性与效率的次世代系统架构。

關鍵字: PCIe  宜鼎國際 
相关新闻
PCI-SIG:PCIe 8.0草案正式发布 光学互连将成为AI平台战略核心
艾飞思科技:PCIe将迈入6.0落地、7.0启动的新阶段
艾飞思与安立知合作完成PCIe 6.0 Retimer晶片测试
PCIe 8.0规范正式启动 频宽翻倍1 TB为AI运算铺路
AI推升PCIe高速传输需求 台湾及亚洲区首家官方认证实验室落脚艾飞思
相关讨论
  相关文章
» Microchip AVR SD系列为功能安全而生的入门级微控制器,降低系统在实现功能安全应用时的复杂度及成本
» 6G波形设计与次微米波通道量测
» 微控制器脱胎换骨 MCU撑起智慧防护网
» 高频记忆体如何重塑2026半导体版图
» 关键科技趋势:半导体产业的七大观察


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2026 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HKA3A4TWMDKSTACUKY
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw