账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
联电与供应链夥伴启动W2W 3D IC专案 因应边缘AI成长动能
 

【CTIMES / SMARTAUTO ABC_1 报导】    2023年10月31日 星期二

浏览人次:【1626】

联华电子今(31)日宣布,已与合作夥伴华邦电子、智原科技、日月光半导体和Cadence成立晶圆对晶圆(wafer-to-wafer;W2W)3D IC专案,协助客户加速3D封装产品的生产。此项合作案是利用矽堆叠技术,整合记忆体及处理器,提供一站式堆叠封装平台,以因应AI从云端运算延伸到边缘运算趋势下,对元件层面高效运算不断增加的需求。

此项与供应链夥伴共同推动的W2W 3D IC专案,目标在为边缘运算AI应用於家用、工业物联网、安全和智慧基础设施等,对中高阶运算力、可客制记忆体模组、及较低功耗的需求提供解决方案。各家为合作案投入自有的3D IC专长技术:

· 联电:CMOS晶圆制造和晶圆对晶圆混合封装技术

· 华邦电:导入客制化超高频宽元件(Customized Ultra-Bandwidth Elements;CUBE)架构,用於强大的边缘运算AI设备,实现在各种平台和介面上的无缝部署

· 智原科技:提供全面的3D先进封装一站式服务,及记忆体IP和ASIC小晶片设计服务

· 日月光:晶圆切割、封装和测试服务

· Cadence:晶圆对晶圆设计流程,提取矽穿孔(TSV)特性和签核认证

联电前瞻发展办公室暨研发??总经理洪圭钧表示,透过此项跨供应链垂直整合的合作专案,联电运用先进的异质整合W2W技术,来协助客户达成3D IC在性能、尺寸和成本上具有的优势,满足新兴应用的需求。异质整合将持续推进超越摩尔时代的半导体创新界限,联电期待以优异的CMOS晶圆制造能力与先进的封装解决方案,促成产业生态系统的完整发展。」

华邦电记忆体产品事业群??总经理范祥云表示,「随着AI持续从资料中心扩展到边缘运算,边缘设备将需要更高的记忆体频宽来处理日益增加的资料工作负载。华邦电很荣幸成为合作案的记忆体夥伴,我们提供的客制化超高频宽元件(CUBE)将使客户能够将定制的DRAM整合到3D封装中,实现最隹的边缘运算AI性能。」

智原科技营运长林世钦指出,「智原科技很荣幸成为3D IC合作案的创始成员,我们已与联电和最优秀的封测厂商展开紧密合作,为我们的2.5D/3D先进封装服务提供支援,而这项合作案是此一领域的重要延伸,展现客户充分利用晶片整合的无限潜力。」

Cadence为此专案中唯一的EDA合作夥伴,Cadence数位与签核事业群研发??总裁Don Chan表示:「随着边缘AI应用的持续普及,3D IC设计对客户变得日益重要。身为Cadence已与联电和智原科技展开密切合作,利用Cadence Integrity 3D-IC平台实现 3D IC 设计,并致力於协助客户更快将产品推向市场。」

日月光研发中心??总经理洪志??博士谈到,日月光尽全力於与供应链夥伴合作,协助客户优化其半导体设计和制造的效率。此项合作有助加速客户的上市时间,同时透过整合技术的开发,实现在AI时代的卓越应用,确保获利持续成长。

该平台预计在2024年完成系统级验证後就位,为客户提供无缝接轨的制程。平台将解决各种异质整合的挑战,包括逻辑和记忆体晶圆厂晶圆叠层规则的一致性、垂直晶圆整合的有效设计流程、及经过验证的封装和测试路径。

關鍵字: W2W 3D IC  联电 
相关新闻
联电2024年第一季晶圆出货量成长率4.5%
联电和英特尔宣布合作开发12奈米制程平台
联电获台湾智慧财产管理制度AAA最高等级认证
联电深耕ESG 永续经营实力获国际肯定
联华电子四度获颁国家永续发展奖
comments powered by Disqus
相关讨论
  相关文章
» 高频宽电源模组消除高压线路纹波抑制干扰
» 电动压缩机设计ASPM模组
» PCIe桥接AI PC时代
» 用科技灭火:前线急救人员的生命徵象与环境监测
» 打造沉浸式体验 XR装置开启空间运算大门


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84S1KAXTMSTACUKX
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw