账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 編輯部报导】   2016年06月15日 星期三

浏览人次:【3868】

新版本透过系统级特性设定工具加速C/C++架构编程并减少50%端对端编译时间

Xilinx扩展SDSoC开发环境,支援16nm Zynq Ultrascale+ MPSoC软体定义编程。
Xilinx扩展SDSoC开发环境,支援16nm Zynq Ultrascale+ MPSoC软体定义编程。

美商赛灵思(Xilinx)推出SDSoC开发环境2016.1版,其可让Zynq系列SoC及MPSoC运用C/C++语言进行软体定义编程,并支援近期新推出的16nm Zynq UltraScale+ MPSoC。此外,新版本亦透过系统级特性设定工具将编译时间减半,以实现生产效率的跃进。

Xilinx SDSoC产品行销暨规划资深经理Nick Ni表示:「SDSoC开发环境已快速增长至650多个用户,其中许多人透过生产Zynq SoC设计以快速进入市场。除了支援Zynq Ultrascale+ MPSoC外,我们也大幅缩短编译时间并减少系统级效能瓶颈所耗费的时间。」

系统与嵌入式软体工程师可运用SDSoC开发环境轻松地编写Zynq UltraScale+ MPSoC元件程式。仅需ㄧ个按钮,SDSoC便可透过高阶合成技术(HLS)、硬体连接、软体驱动程式及应用程式执行档产生客制化硬体IP,并自动加速将C/C++ 函式从ARM 应用程式处理器单元植入FPGA 结构。

不同于传统上至下的嵌入式软硬体开发流程所造成的开发延迟及系统架构和效能的不确定性,SDSoC架构则可在既有的Eclipse IDE架构中,快速进行系统特性设定及架构探勘。此外,该版本运用软硬体追踪监视器,以增加效能瓶颈的系统级即时可见度特性。 SDSoC 2016.1 版现已开放下载。

關鍵字: SDSoC  开发环境  SoC设计  美商赛灵思  Xilinx  系統單晶片 
相关产品
英飞凌ModusToolbox开发环境中整合儒卓力系统方案基板提升成效
联咏新型多感测器IP摄影机SoC设计整合CEVA DSP效能
赛灵思新款加速器卡Alveo U55C适用於高效能运算和大数据作业负载
加入机器学习功能 Xilinx Vivado工具可缩短5倍编译时间
新款异质平台提升AI效能 赛灵思扩展边缘运算应用
  相关新闻
» 是德、新思和Ansys共同开发支援台积电N6RF+制程节点射频设计迁移流程
» 美光32Gb伺服器DRAM通过验证并出货 满足生成式AI应用要求
» Cadence结合生成式AI技术 开创多物理场模拟应用新时代
» AMD公布2024年第一季财报 成长动能来自AI加速器出货增长
» 调研:2027年超过七成笔电将是AI PC 并具备生成式AI功能
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85C4AXJP4STACUKM
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw