帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Mentor 推出Catapult C Synthesis演算法合成工具
以20倍速度產生最佳化ASIC/FPGA硬體

【CTIMES/SmartAuto 黃明珠報導】   2004年06月26日 星期六

瀏覽人次:【11525】

Mentor Graphics推出Catapult C Synthesis,能利用無時間性C++語言 (untimed C++) 產生高品質暫存器轉移層級 (RTL) 描述的演算法合成工具,速度最快可達到傳統人工方式的20倍。有了Catapult C Synthesis,設計人員就能大幅減少RTL的實作時間,改善設計流程的可靠性,同時將硬體縮小。Catapult C Synthesis主要用來協助設計人員為次世代的運算密集應用發展ASIC以及FPGA元件,例如無線通訊、衛星通訊和視訊影像處理。結合系統層級和硬體設計,Catapult C Synthesis可以搭配Mentor Graphics ModelSim模擬器,為以C語言為基礎的設計流程創造出基本架構。

Mentor Graphics設計建立與合成部門總經理Simon Bloch表示,Mentor與專門設計高複雜性元件的重要電子廠商密切合作,共同發展和證明Catapult C Synthesis工具的優點。根據超過10個Tapeout的結果顯示,這些公司都能產生可靠硬體,其體積最多減少一半,而且所需時間大幅縮短。毫無疑問的,Mentor Graphics的Catapult C Synthesis工具將對未來以C語言為基礎的ASIC和FPGA設計產生重大衝擊。

Catapult C Synthesis可以對核心演算法及界面都是無時間性的C++原始程式進行合成,也是目前唯一具備這項能力的工具,這讓設計人員得以針對各種微架構和界面設計執行詳細的what-if 分析,進而產生完全最佳化的硬體設計。設計人員可以利用標準RTL合成產品將此工具產生的RTL合成為邏輯閘,例如用於ASIC的Design Compiler以及支援FPGA的Precision® RTL。

易利信行動平台部門EDA暨設計方法協調專案領導人Peter Nord表示,他們能將邏輯閘數目減少31%,由於這與矽晶片面積及功耗緊密相關,因此結論不言自明。Mentor與易利信合作發展以C語言為基礎、並能滿足易利信需求的工具,易利信認為這是非常好的合作經驗。

關鍵字: EDA  ASIC  FPGA  明導國際(Mentor Graphics明導國際(Mentor GraphicsEDA 
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
安提國際推出Blaize提供支援的基於ASIC的全新邊緣AI系統
  相關新聞
» 艾邁斯歐司朗高功率植物照明LED 大幅提升輸出功率並節約成本
» 整合三大核心技術 聯發科專注車用、AI、ASIC等領域
» Red Hat與高通合作 以整合平台進行SDV虛擬測試及部署
» ST汽車級慣性模組協助車商打造具成本效益的ASIL B級功能性安全應用
» 調研:2024年Q1全球晶圓代工復甦緩慢 AI需求持續強勁
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK85TBMZKCUSTACUKF
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw