帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
益華電腦與COWARE合作推出系統級設計驗證方案
可使驗證作業的成本降低50%

【CTIMES/SmartAuto 陳果樺報導】   2004年06月09日 星期三

瀏覽人次:【6151】

益華電腦與CoWare共同宣布針對複雜的系統單晶片設計,推出可涵蓋電子系統層級之設計驗證作業的全套整合性流程。這套ESL設計驗證解決方案,可使客戶獲得系統層級設計技術,同時讓驗證作業的時間縮短50%。該流程結合了CoWare最新版、以SystemC為主的ConvergenSC SoC設計工具,以及ConvergenSC 模型元件資料庫和CadenceR Incisive 功能性驗證平台。

安謀國際電子設計自動化關係部門經理Duncan Bryan表示:「我們提供ARM IP的SystemC模型,協助ESL層級設計成為簡化複雜的系統單晶片設計的重要關鍵。CoWare的ConvergenceSC設計工具和Cadence的Incisive平台的結合,使設計人員能有效率地運用SystemC模型、軟體進行測試。」

Cadence益華電腦系統及功能性驗證部總經理Mitch Weaver 則表示:「利用這項整合的流程,讓客戶在系統層級到矽晶圓製造的過程中,使用一致且正確的開發環境,可在更快的速度下,以經過驗證、可重複使用的硬體和軟體,來建立各項系統,大幅降低風險和產品上市速度。」

CoWare行銷副總裁Mark Milligan也表示:「由於設計的規模和複雜度不斷提高,使得ESL對於驗證作業結果的影響力越來越高。也因此Cadence益華電腦與CoWare共同合作,以便利用ESL來解決各項設計,尤其是嵌入式軟體有關驗證方面的挑戰。」

關鍵字: 益華電腦(Cadence益華電腦(Cadence系統及功能性驗證部總經理  Mitch Weaver 
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» 羅姆旗下SiCrystal與意法半導體擴大SiC晶圓供貨協議
» 美光針對用戶端和資料中心等市場 推出232層QLC NAND
» 摩爾斯微電子在台灣設立新辦公室 為進軍亞太寫下新里程碑
» 愛德萬測試與東麗簽訂Micro LED顯示屏製造戰略夥伴關係
» 格斯科技攜手生態系夥伴 推出油電轉純電示範車
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.36.141
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw