账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 林佳穎报导】   2010年08月02日 星期一

浏览人次:【7181】

美商赛灵思(Xilinx)于前宣布,推出第四代可部分重新组态设计流程,以及智能型频率闸控方面的多项全新强化方案,可针对Virtex-6 FPGA设计中的动态模块内存,减少24%功耗。

Xilinx表示,研发业者即日起已可直接下载ISE Design Suite 12.2,利用一个简单易用的直觉化可部分重新组态设计流程,进一步降低功耗与整体系统成本。此外,最新的ISE版本中还提供一项低成本仿真解决方案,支持嵌入式设计流程。

此款可部分重新组态功能,提供可立即调整的弹性,大幅扩充单一FPGA功能。设计人员可在运作时重新编程FPGA某些区域,藉此加入新功能,对于在组件中其余部分内运行的应用软件,则完全不会受到任何影响。举例来说,客户现阶段正开发有线式光传输网络解决方案,可开发出多埠多任务器/转发器的功能,并减少使用资源达30%至45%,软件无线电解决方案可动态交换通讯波形,其他波形仍可继续运行不会受到干扰,也不必改用更大或额外的组件。可部分重新组态,亦让设计人员能用较省电功能替换掉较耗电功能,可在不需要最高效能时段,减低系统功耗。

赛灵思透过一个更加直觉化的设计流程与接口,让其第四代可部分重新组态方案更容易使用。其中包括一款改良式时序限制与时序分析流程,自动将代理逻辑插入至桥接与可重新组态的部分,并具备完整的设计时序收敛与仿真功能。ISE 12 让设计人员能运用Virtex-4、Virtex-5、以及Virtex-6等组件,开发各种可部分重新组态应用。

關鍵字: FPGA  Xilinx 
相关产品
AMD为成本敏感型边缘应用打造Spartan UltraScale+产品系列
PolarFire FPGA采用Microchip安全架构 通过英国国家网路安全中心审查
莱迪思以Lattice Drive解决方案拓展软体产品 加速汽车应用开发
Microchip整合开发套件加速FPGA 卫星系统设计
莱迪思全新Avant FPGA平台提供低功耗和先进互连
  相关新闻
» 是德、新思和Ansys共同开发支援台积电N6RF+制程节点射频设计迁移流程
» 美光32Gb伺服器DRAM通过验证并出货 满足生成式AI应用要求
» Cadence结合生成式AI技术 开创多物理场模拟应用新时代
» AMD公布2024年第一季财报 成长动能来自AI加速器出货增长
» 调研:2027年超过七成笔电将是AI PC 并具备生成式AI功能
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85D45520ESTACUKS
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw