账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 劉筱萍报导】   2005年10月27日 星期四

浏览人次:【2488】

系统单芯片(SoC)技术厂商ST,发布了SPEAr(结构化处理器增强型架构)可配置SoC系列的最新版本SPEAr Head,适合多种应用,如用于打印机、扫描仪与其他嵌入式控制系统的数字引擎,为ST的客户提供了当前与未来需求的完整产品发展蓝图。

/news/2005/10/27/1829584283.jpg

新的SPEAr Head(型号为SPEAr-09-H020)整合了一个速度达266MHz的先进ARM926EJ-S核心、完整的IP(智财权)模块集,以及一个可配置逻辑区块,为高复杂度系统设计提供无可比拟的灵活性。透过完全客制化的设计方法,新组件能在极短时间内以极少成本实现极快速的关键功能客制化服务。

“随着新芯片的问世,ST证实了对SPEAr系列组件的发展承诺,”ST计算机系统部门总经理Vittorio Peduto说。“ST持续提供具有已经验证过及测试之架构的SoC,并提供最先进的处理器核心、技术以及高精密度IP,能大幅减少客户的投资,并让客户权衡其所需的核心功能,如果客户需要完全客制化的组件,也能轻易用SPEAr系列可编程逻辑单元来实现。其特殊IP,如高频抖动(dithered)PLL、特殊I/O等能最小化板上反射;自动化可重配置DDR/SDRAM接口与分布式DMA架构则让新组件拥有与市场上其他产品不同的独特特性。”

新组件内含266MHz的ARM926EJ-S核心;32Kbyte指令高速缓存;16Kbyte数据高速缓存;8Kbyte数据紧密耦合内存(TCM);8Kbyte指令TCM;三个USB2.0埠(其中两个为主埠,另一个支持高速模式);一个以太网络10/100 MAC;一个16信道8位ADC;一个I2C接口;三个UART;支持DDR与SDR的133MHz SDRAM内存;支持串行闪存/ROM的SPI接口;一个USB专用PLL与一个高频抖动(dithered)系统PLL;以及一个等同于ASIC,可链接到4个4Kbyte SRAM的200,000闸可配置逻辑。另外,这个SoC架构也具有实时频率、Watchdog与四个通用定时器。新组件支持多种操作系统,包括Linux、Nucleus、uItron与Vxworks。

關鍵字: SoC  義法半導體  Vittorio Peduto  系統單晶片 
相关产品
Silicon Labs xG26系列产品支援多重协定无线装置应用
意法半导体STM32 USB PD微控制器现支援UCSI规范 加速Type-C应用接受度
ST推出新工具链及套装软体 配合智慧惯性感测器简化边缘运算开发
Nordic协助电动自行车控制器传送骑乘指标资讯
意法半导体首款AI强化型智慧加速度计 提升始终感知应用的性能和效能
  相关新闻
» ADI赞助第五届「创创AIoT竞赛」
» Dialog并购可组态混合讯号IC供应商Silego Technology
» 瑞萨Android专用 R-Car叁考套件可支援Android 8.0
» Sequans和意法半导体合作LTE追踪定位平台
» SEMI:全球晶圆设厂备支出再创新高
  相关文章
» 穿戴式装置应用再进化
» 电池管理晶片如何影响电动车性能
» USB Type-C Power Delivery控制IC开发有成
» 第九届盛群杯HOLTEK MCU创意大赛─畅所欲言
» LED照明应用之临界导通模式与非连续模式 PFC设计比较

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85F75W4GQSTACUKW
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw