帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Xilinx推出第四代可部分重新組態設計流程
 

【CTIMES/SmartAuto 林佳穎報導】   2010年08月02日 星期一

瀏覽人次:【7185】

美商賽靈思(Xilinx)於前宣佈,推出第四代可部分重新組態設計流程,以及智慧型時脈閘控方面的多項全新強化方案,可針對Virtex-6 FPGA設計中的動態模塊記憶體,減少24%功耗。

Xilinx表示,研發業者即日起已可直接下載ISE Design Suite 12.2,利用一個簡單易用的直覺化可部分重新組態設計流程,進一步降低功耗與整體系統成本。此外,最新的ISE版本中還提供一項低成本模擬解決方案,支援嵌入式設計流程。

此款可部分重新組態功能,提供可立即調整的彈性,大幅擴充單一FPGA功能。設計人員可在運作時重新編程FPGA某些區域,藉此加入新功能,對於在元件中其餘部分內運行的應用軟體,則完全不會受到任何影響。舉例來說,客戶現階段正開發有線式光傳輸網路解決方案,可開發出多埠多工器/轉發器的功能,並減少使用資源達30%至45%,軟體無線電解決方案可動態交換通訊波形,其他波形仍可繼續運行不會受到干擾,也不必改用更大或額外的元件。可部分重新組態,亦讓設計人員能用較省電功能替換掉較耗電功能,可在不需要最高效能時段,減低系統功耗。

賽靈思透過一個更加直覺化的設計流程與介面,讓其第四代可部分重新組態方案更容易使用。其中包括一款改良式時序限制與時序分析流程,自動將代理邏輯插入至橋接與可重新組態的部分,並具備完整的設計時序收斂與模擬功能。ISE 12 讓設計人員能運用Virtex-4、Virtex-5、以及Virtex-6等元件,開發各種可部分重新組態應用。

關鍵字: FPGA  Xilinx(賽靈思, 賽靈思
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
萊迪思全新Avant FPGA平台提供低功耗和先進互連
  相關新聞
» Seagate:硬碟三大優勢 將成為資料中心不可或缺的重要元件
» SEMI:2024年首季全球半導體製造業多項關鍵指標上揚成長可期
» SiTime專為AI資料中心設計的時脈產生器 體積縮小效能提升10倍
» AMD蟬聯高效能運算部署的最佳合作夥伴殊榮
» 意法半導體推出靈活同步整流控制器 提升矽基或氮化鎵功率轉換器效能
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.117.9.138
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw