帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
新思發表DESIGN COMPILER
DC 2002.05提供更高效能與生產力

【CTIMES/SmartAuto 楊青蓉報導】   2002年06月04日 星期二

瀏覽人次:【1414】

新思科技(SNPS)近日發表其最新的暫存器轉換層級合成解決方案─Design Compiler 2002.05版本。有超過十年的時間,全世界的硬體設計工程師們仰賴Design Compiler(DC)創造出極大多數的積體電路晶片。為了滿足不斷增加的設計挑戰,Design Compiler這幾年持續加強其功能,致使這最新的版本提供快兩倍的執行速度,提升百分之十五的電路執行效能,與縮小百分之十四的晶片面積。今日設計工程師們運用Design Compiler進行的廣大積體電路設計,遍及各式各樣的應用範圍。他們的設計多樣化,從大型、數百萬邏輯閘的高速設計,到注重晶片面積與功率效能的設計都有。

新思科技表示,DC2002.05版本有益於整體的設計範疇。對高階的晶片設計而言,客戶們最迫切需要的是,設計結果的品質、壓縮大型設計與時序收歛。針對時序收歛,新思科技的Physical Compiler建構於Design Compiler之上,且直接受惠於Design Compiler的強化功能。Design Compiler與Physical Compiler充份運用DC 2002.05版本彈性化流程與強化輸出結果品質所帶來的優勢。例如,因為DC 2002.05版本在記憶體使用方面的加強,可允許使用者們在最大型的可邏輯合成設計之中,察覺到十倍以上效能的改善,這些強化特徵包含有界面邏輯模組(Interface Logic Model)、六十四位元的支持,與更進一步自動化各個擊破的流程。

今日主要的設計對數學運算邏輯的最佳化有逐漸增加的需求,因為這些運算功能常常決定了晶片設計整體的效能。新的版本以加強功能的DC Ultra滿足這樣的需要,它藉由新思科技Module Compiler內特殊的資料路徑引擎普及資料路徑產生技術。在此新版本之中,所有設計大型、中型或小型晶片的使用者們都將受惠於使用容易與邏輯合成和再次最佳化執行效能的提升。

關鍵字: 新思科技  EDA 
相關產品
新思科技利用全新RISC-V系列產品擴展旗下ARC處理器IP產品組合
Kneron與新思科技合作推廣低功耗AI IP解決方案
聯華電子採用新思科技IC Validator
新思科技宣佈與ARM簽署處理器模型協定
新思科技發表提供超過600個系統模型之入口網站
  相關新聞
» 美光針對用戶端和資料中心等市場 推出232層QLC NAND
» 摩爾斯微電子在台灣設立新辦公室 為進軍亞太寫下新里程碑
» 愛德萬測試與東麗簽訂Micro LED顯示屏製造戰略夥伴關係
» 格斯科技攜手生態系夥伴 推出油電轉純電示範車
» Arm:因應AI永無止盡的能源需求 推動資料中心工作負載
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.52.15.112.69
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw