帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
意法和Memoir Systems整合突破性的記憶體技術和半導體製程技術
研發成果為嵌入式記憶體帶來更快的速度、更強的散熱性能及更簡單的設計

【CTIMES/SmartAuto 報導】   2013年11月26日 星期二

瀏覽人次:【1548】

半導體供應商意法半導體(STMicroelectronics,簡稱ST)宣佈與Memoir Systems的合作專案開發出革命性的演算法記憶體技術(Algorithmic Memory Technology)。新技術將用於製造採用完全空乏型矽絕緣層金氧半電晶體元件(fully-depleted silicon-on-insulator,FD-SOI)技術的專用積體電路(ASIC,application-specific integrated circuits)和系統單晶片(SoCs,Systems on Chips) 的內部記憶體。

當整合到採用FD-SOI製程的產品時,FD-SOI的功耗和性能優勢使Memoir Systems的演算法記憶體不會損失任何性能。此外,整合了FD-SOI的極低軟性錯誤率(SER,Soft Error Rate)和超低漏電流的優勢為包括網路、交通、醫療和航空等特定關鍵應用帶來獨特的價值主張(value proposition)。

意法半導體設計支援服務執行副總裁Philippe Magarshack表示:「與採用其它製程的元件相比,單獨使用FD-SOI製程的ASIC和SoC擁有更快的速度及更強的散熱性能。在增加了Memoir Systems的智慧財產權後,FD-SOI產品變得更加誘人,並使代碼移植變得更簡單。」

Memoir Systems共同創辦人暨執行長Sundar Iyer表示:「我們致力於突破性記憶體技術的開發以及更短設計週期和極高性能的實現,整合同等級中最好的演算法記憶體技術與FD-SOI平台對我們的客戶具有重要意義。代碼移植的簡易性結合我們有目共睹的優異性能,證實了FD-SOI可帶來更快的速度、更強的散熱性能及更簡單的設計。」

作為市場領先的ASIC大廠,意法半導體率先推出了完全空乏型矽絕緣層金氧半電晶體元件(FD-SOI)製程技術,擴大現有平面基板半導體製程的應用範圍,並簡化了晶片設計。FD-SOI電晶體提高了靜電特性,縮短了通道長度,因此工作頻率高於採用傳統CMOS製程的同等級晶體管。

關鍵字: 記憶體技術  半導體製程技術  ST(意法半導體
相關產品
ST高成本效益無線連接晶片 讓eUSB配件、裝置和工控設備擺脫電線羈絆
意法半導體新款雙向電流感測放大器可提升工業和汽車應用效益
意法半導體智慧致動器STSPIN參考設計 整合馬達控制、感測器和邊緣AI
ST新一代NFC控制器內建安全元件 支援STPay-Mobile數位錢包服務
意法半導體新款微控制器融合無線晶片設計 提升遠距應用連線效能
  相關新聞
» 工研院VLSI TSA研討會登場 聚焦異質整合與小晶片、HPC、AI
» 意法半導體發布2024年永續發展報告
» 羅姆SiCrystal與意法半導體合作 擴大SiC晶圓供貨協議
» 意法半導體擴大3D深度感測布局 打造新一代時間飛行感測器
» 國科會擴大國際半導體人才交流 首座晶創海外基地拍板布拉格
  相關文章
» 221e:從AI驅動感測器模組Muse獲得的啟發
» 2024年嵌入式系統的三大重要趨勢
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 開啟邊緣智能新時代 ST引領AI開發潮流
» 模擬工具可預防各種車用情境中的嚴重問題

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.221.85.33
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw