随着人工智慧(AI)工作负载与高效能运算(HPC)应用对更快资料传输与更低延迟的需求持续激增,Microchip Technology正式推出下一代 Switchtec Gen 6 PCIe 交换器。这是业界首款采用 3 奈米制程技术打造的 PCIe Gen 6 交换器产品系列,支援高达 160 条传输通道,为 AI 系统提供高密度连接,并具备更低功耗与先进安全机制,包括硬体信任根(Root of Trust)与安全开机功能,支援 CNSA 2.0(Commercial National Security Algorithm Suite)标准的後量子加密技术。
 |
| /news/2025/10/31/1602496730S.jpg |
过往 PCIe 版本在 CPU、GPU、记忆体与储存装置之间的资料传输常面临频宽瓶颈,造成运算资源闲置与效能浪费。最新 PCIe 6.0 标准将单通道频宽从 PCIe 5.0 的 32 GT/s 提升至 64 GT/s(GigaTransfers per second,每秒十亿次传输),为强大的 AI 加速器持续供应所需的资料流。Switchtec Gen 6 PCIe 交换器可实现 CPU、GPU、SoC、AI 加速器与储存装置之间的高速互联,协助资料中心架构师打造可因应未来 AI 与云端运算挑战的基础架构。
Microchip 资料中心解决方案事业部??总裁 Brian McCarson 表示:「AI 时代的迅速发展,正促使资料中心架构从传统设计转向共享资源的架构模式。透过将我们成熟的 Switchtec 产品线扩展至 PCIe 6.0,我们正在协助实现这项转型。这项技术让关键运算资源之间能直接沟通,并带来我们历来效能最强且能源效率最高的交换器产品。」
作为高效能互连(interconnect)元件,Switchtec 交换器能简化伺服器机架内 GPU 间的连接路径,减少讯号衰减,满足 AI 运算对极低延迟的要求。PCIe 6.0 标准导入全新的 FLIT 模式(Flow Control Unit)、轻量化的前向错误修正(FEC, Forward Error Correction)与动态资源配置功能,特别适合 AI 应用中常见的小型封包传输,提升整体资料处理效率并降低实际延迟。
Switchtec Gen 6 PCIe 交换器具备 20 个埠与 10 组堆叠架构(stacks),每个埠皆支援热??拔与异常??拔(surprise-plug)控制。晶片支援 NTB(Non-Transparent Bridging,非透明桥接)功能,可实现多个主机系统之间的隔离与连接,并支援 multicast 一对多传输机制,提升资料分发效率。进阶功能还包括错误封锁(error containment)、完整的诊断与除错功能、广泛的 I/O 介面支援,以及整合 MIPS 处理器与支援 x8、x16 分割(bifurcation)选项。输入与输出时脉来源根据 PCIe 堆叠设计,每组堆叠最多支援 4 组输入时脉。更多关於 Microchip PCIe 交换器全系列产品资讯,请造访PCIe Switch 网页。
开发工具支援
Switchtec Gen 6 PCIe 交换器全面整合 Microchip 的 ChipLink 诊断工具,提供图形化操作介面(GUI),涵盖除错、诊断、配置与资料分析功能。ChipLink 可透过 PCIe 通道或侧频通讯(如 UART、TWI 与 EJTAG)连接,让设计与布署阶段都能更灵活、有效地进行监控与故障排除。此外,开发人员亦可使用 PM61160-KIT 评估套件进行完整验证,支援多种介面,快速启动设计流程。
价格与供货资讯
Switchtec Gen 6 PCIe 交换器现已针对限定客户开放提供样品。欲了解更多产品详情或订购资讯,请联系 Microchip 业务代表或全球授权经销商。
资源
高解析度图片可透过Flickr或新闻连络人获得(可自由采用):
冘 晶圆与Steve Sanghi:
https://www.flickr.com/photos/microchiptechnology/54823036233/sizes/o/
冘 应用情境图: https://www.flickr.com/photos/microchiptechnology/54823014569/sizes/o/
冘 产品规格表:
https://ww1.microchip.com/downloads/aemDocuments/documents/DCS/ProductDocuments/Brochures/Switchtec-PFX-PSX-Gen-6-Sell-Sheet-DS00006173.pdf