账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 陳果樺报导】   2007年07月12日 星期四

浏览人次:【1943】

思源科技推出大型数字芯片以及系统芯片(System-on-chip)侦错自动化平台Verdi的开发蓝图。新版Verdi侦错平台整合了不同阶层的设计语言及工具,能有效将系统规格到芯片实作的验证时程缩短一半以上。其最新的进展是能在整个侦错平台上增进三到十倍的效能及容量,并在SystemVerilog语言所引导的验证方法上加入自动化侦错功能。

侦错平台效能的提升,重点在于能否快速读取大型设计中工程师关心的重要部分,并提供随需 (on-demand) 及渐进 (incremental) 的执行方法,来加速自动化设计分析及追踪的能力。思源科技在新版的Verdi自动化侦错平台中建立了完整的SystemVerilog支持架构,其中包含了SystemVerilog Assertion (SVA)、SystemVerilog 设计程序代码、以及SystemVerilog Testbench(SVTB) 的完整侦错方案。这些功能将从2007年7月开始逐步于每季更新的Verdi 产品中释出。

思源科技针对已被视为业界标准的快速讯号储存数据库(FSDB)进行大幅改善,不论是在取得讯号数据的速度以及有效接触芯片内部讯号的机制上,皆有长足的进步。对于反应时间及内存使用上的直接影响更是令人印象深刻,例如加入讯号到波型显示器的效率增加了五倍、在程序代码和逻辑示意图(Schematic)上追踪及显示讯号值的效率增加了二到十倍、比较大型FSDB 档案的效率增加了三倍等。此外,思源科技开发了随需(on-demand)及渐进(incremental)执行的特殊数据库以增进侦错的效能并支持更多的先进功能。这些功能包括:可在区块阶层(block level)中,以十倍速度与1/3内存执行设计行为分析(behavior analysis)。而思源的设计知识数据库(knowledge database, KDB)也将会采用此种随需执行的方式,来加速读取数据和处理的效率。未来更将持续对FSDB的数据处理过程做优化,以期达到更大的进步。

關鍵字: SOC  EDA  思源科技  EDA 
相关产品
Silicon Labs xG26系列产品支援多重协定无线装置应用
意法半导体STM32 USB PD微控制器现支援UCSI规范 加速Type-C应用接受度
ST推出新工具链及套装软体 配合智慧惯性感测器简化边缘运算开发
Nordic协助电动自行车控制器传送骑乘指标资讯
意法半导体首款AI强化型智慧加速度计 提升始终感知应用的性能和效能
  相关新闻
» 美光针对用户端和资料中心等市场 推出232层QLC NAND
» 摩尔斯微电子在台湾设立新办公室 为进军亚太写下新里程碑
» 爱德万测试与东丽签订Micro LED显示屏制造战略夥伴关系
» 格斯科技携手生态系夥伴产学合作 推出油电转纯电示范车
» Arm:因应AI永无止尽的能源需求 推动AI资料中心工作负载
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84T91O11OSTACUKR
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw