账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 王岫晨报导】   2008年08月14日 星期四

浏览人次:【1164】

Actel宣布其Libero整合型开发环境(IDE)增添新的功耗优化和增强的设计创建功能。Libero IDE 8.4针对基于Flash的IGLOO、IGLOO PLUS和ProASIC 3L现场可编程门阵列(FPGA),提供由1.14V至1.575V的FPGA内核工作电压范围,为设计人员提供额外的内核电压选择,以实现更低的功耗。

新版本的Libero IDE增强了SmartPower工具在功耗上的分析,方便于比较同一设计的多种设计实现版本和器件在不同工作条件下的状况,以及它们所带来的功耗和电池寿命影响。Libero IDE 8.4允许由Actel创建或第三方的IP构件、用户开发的HDL模块,以及粘胶逻辑功能在设计项目中轻易的集成,从而实现快速、高效的设计创建。

Libero IDE 8.4扩大了FPGA的内核工作电压范围,达到1.14V至1.575V,适合基于 Flash的1.2V IGLOO、IGLOO PLUS和ProASIC3L FPGA 应用,使设计人员拥有更多的内核工作电压选择,以达致更低的功耗。Libero IDE 8.4还提升了SmartPower功耗分析功能。在新版本Libero IDE中,用户可以创建和比较多种用户定义的功率场景(scenarios),让用户测试在不同场景的运作状况,更好地针对其功率敏感应用找出最佳的设计方法。SmartPower同时新增图形化的功耗显示功能,为用户带来更好的易用性,以及全面了解设计中所有功能模式的功耗状况。

传统的设计方法包括从底层生成HDL代码或原理图设计,以便创建和缝合,构成FPGA系统或子系统必需的逻辑功能组合。Libero IDE 8.4改进了SmartDesign功能,允许用户将由自己或第三方创建的HDL模块、IP核,以及粘胶逻辑功能导入项目区,因而能够从导入功能或现有的IP核目录中快速选择所需的构件,然后将它们拖放到升级的构件视图中的白板画布(canvas)上,让用户在其中查看和连接这些构件。最后自动创建出经设计准则检查和可预备进行物理综合(synthesis-ready)的HDL档。SmartDesign支持快速构建基于处理器系统级芯片的简单设计或精细复杂设计的解决方案。

關鍵字: FPGA  Actel  可编程处理器 
相关产品
AMD为成本敏感型边缘应用打造Spartan UltraScale+产品系列
PolarFire FPGA采用Microchip安全架构 通过英国国家网路安全中心审查
莱迪思以Lattice Drive解决方案拓展软体产品 加速汽车应用开发
Microchip整合开发套件加速FPGA 卫星系统设计
莱迪思全新Avant FPGA平台提供低功耗和先进互连
  相关新闻
» AMD蝉联高效能运算部署的最隹合作夥伴殊荣
» 意法半导体推出灵活同步整流控制器 提升矽基或氮化??功率转换器效能
» 笙泉与呈功合作推出FOC智慧型调机系统 实现节能减碳
» Nordic上市nRF Cloud设备管理服务 大幅扩展其云端服务
» 是德、新思和Ansys共同开发支援台积电N6RF+制程节点射频设计迁移流程
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85F5H2TWUSTACUK3
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw