帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
創意電子採用益華電腦解決方案成功地實現了20奈米SoC測試晶片試產
 

【CTIMES/SmartAuto 報導】   2013年07月22日 星期一

瀏覽人次:【2300】

全球電子設計創新領導廠商益華電腦(Cadence Design Systems)宣布,設計服務公司創意電子(Global Unichip Corporation,GUC)運用Cadence Encounter 數位設計實現系統(Digital Implementation System,EDI)與Cadence Litho Physical Analyzer,成功地完成了20nm系統晶片(SoC)測試晶片的試產。兩家公司的工程師們密切合作,運用Cadence解決方案克服了設計實現與DFM驗證的設計挑戰。

在開發期間,GUC創意電子運用Cadence Encounter解決方案支援20nm佈局與繞線流程中所有錯綜複雜的步驟,包括雙重曝光元件庫準備、佈局、時脈樹合成、保持固定(hold fixing)、繞線與繞線後最佳化。GUC 創意電子也運用Cadence Litho Physical Analyzer進行DFM驗證,將20nm製程變異的不確定性轉變成為可預測的影響,幫助縮短設計時程。

「我們選擇Cadence益華電腦作為開發夥伴,因為他們在先進製程的成功已經獲得大家公認。」GUC創意電子設計技術開發處處長曾智謀表示:「這個20nm SoC測試晶片在台積公司製程上試產成功,就是我們密切合作以及Cadence Encounter與DFM解決方案絕佳功能的直接成果。」

「隨著客戶紛紛移向20nm,他們面對著新的挑戰,例如雙重曝光與製程變異,大幅提高了風險。」Cadence益華電腦晶片實現事業群研發資深副總裁徐季平表示:「Cadence益華電腦以我們的設計實現和DFM驗證工具克服了這些先進製程挑戰。我們與夥伴們密切合作,驗證這些新製程以降低風險,並且讓客戶能夠滿懷信心地輕鬆轉移到20nm製程。」

關鍵字: SoC測試晶片試產  益華電腦(Cadence
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» 貿澤技術資源中心協助因應嚴峻環境的挑戰及提供解決方案
» 微星充電樁導入全國電子通路 合力打造新能源生活樣貌
» 調研:2024年OLED顯示器出貨將成長 123%
» 調研:新資安漏洞一旦被揭露 平均不到5天將遭駭客利用
» 是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
  相關文章
» 樹莓派推出AI攝影機、新款顯示器
» 以爆管和接觸器驅動器提高HEV/EV電池斷開系統安全性
» 生成式AI引爆算力需求 小晶片設計將是最佳解方
» PCIe傳輸複雜性日增 高速訊號測試不可或缺
» 揮別續航里程焦慮 打造電動車最佳化充電策略

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.156.46
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw