账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
奈米级IC设计趋势是EDA业者的新挑战
专访Cadence IC解决方案业务开发事业群副总裁黄小立

【作者: 鄭妤君】2003年04月05日 星期六

浏览人次:【2811】

《照片人物 Cadence IC解决方案业务开发事业群副总裁黄小立》
《照片人物 Cadence IC解决方案业务开发事业群副总裁黄小立》

尽管全球半导体市场在近两年来表现不佳,但EDA产业却在不景气当中逆势成长,根据Dataquest的分析报告,全球EDA产业在2001~2006的年复合成长率为16.7%,市场规模也呈现稳定成长的态势;在地区别市场方面,虽然目前仍以北美、欧洲与日本为排名前三大市场,但随着半导体制造中心移往亚洲,以及台湾、大陆等地在IC设计产业上的蓬勃发展,亚太区市场未来的发展性对EDA业者来说不容忽视。根据工研院经资中心ITIS计划的调查统计,亚太区EDA市场在2001~2006年的复合成长率可达20%,在全球EDA市场的占有率更可在2006年突破10%,市场规模达5.68亿美元。


此外,在IC设计逐渐朝向SoC发展、且芯片制程已经逐渐朝奈米等级的趋势之下,IC设计业者面对日益细微而复杂的电路与功能,不但在设计过程中需克服更多困难与瓶颈,在竞争激烈的市场中所面临的时间压力与风险也越来越大,因此寻求更有效率、能提供更多事先验证除错功能的设计工具,已经成为IC设计业者的最新课题,也成为EDA业者必须迎接的挑战。


向来在全球EDA市场中居领导地位的Cadence,自然没有在奈米级IC设计的趋势中缺席,该公司除了在日前发表一款适用奈米级设计的单一验证核心平台“Incisive”,也积极与晶圆业者台积电(TSMC)合作,进行0.15、0.13微米以及90奈米以下的标准组件与IP数据库交流,希望能协助客户在奈米等级的IC设计流程中节省更多时间。


为显示对台湾地区市场的重视,特别来台参与“Incisive”验证平台产品发表会的Cadence IC解决方案业务开发事业群副总裁黄小立表示,芯片设计的复杂度愈高,对于验证的需求度也愈高,而且芯片设计流程中的不同阶段,所需的验证环境也不尽相同,Cadence所提出的“Incisive”平台是一种整合多种验证方法、支持嵌入式软件设计验证的解决方案,且对芯片设计流程中的「速度」与「效率」两大关键议题特别注重,可协助设计者缩短50%以上的时间,对于客户来说是可节省大量成本的选择。


针对竞争同业Synopsys在并购Avant!之后,于今年宣布开放设计数据数据库Milkyway,黄小立表示,开放数据库让业界使用是Cadence在两年前就已经开始推动的计划(Open Access),Cadence欣见同业也认同这样的做法而跟进,也相信如此的数据库开放新趋势对于整体EDA业界与IC设计业者来说,都具有正面的影响,并且有助于奈米级IC设计技术的进展。至于Milkyway之开放对于Cadence是否可能造成威胁?黄小立指出,Milkyway在业界虽然确实是颇具份量的数据库,但在Mixsignal方面的技术较弱,而Cadence的设计工具因涵盖整个芯片生产流程,在数据方面的完整性不输对手,有信心仍在市场中维持竞争力。


相关文章
EDA的AI进化论
台湾半导体业者全力备战未来的人才争夺战
EDA云端化一举解决IC设计痛点
先进制程推升算力需求 云端EDA带来灵活性与弹性
内外兼顾的EDA设计新思维
comments powered by Disqus
相关讨论
  相关新闻
» MIPS卖身的背后 最大获利者是谁?
» IEK:2015中国IC设计业将追上台湾
» [分析]台积电还能当多久的全球第一?
» 医疗电子怎么吃 商机一次报你知
» 个人化需求增加 医疗电子迈向小型化、平价发展


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK861DRK2TYSTACUKI
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw