新思科技于日前推出了全新的低功耗设计解决方案—「Synopsys Eclypse」。可针对系统级(System Level)有低功耗需求的芯片设计开发,提供验证、实作、签核、智财、设计方法及设计服务等支持,充分符合新一代的设计需求。而除了强化系统级的低功耗设计功能外,新的Eclypse工具也全面支持统一功率格式标准UPF(Unified Power Format)语言,让设计支持具备更佳的弹性。

/news/2008/06/11/1551174483.jpg

新思科技Solution Marketing副总裁George Zafiropoulos表示,目前在低功耗设计上有许多的挑战。在系统设计上,包含电池的寿命、系统的散热、可靠性、组装的成本、运作的成本、以及减碳和绿化的考虑等,都是关注的重点;而在芯片的设计上,则有更多功能、更高运算需求、有限的电源供应、设计复杂性增加、以及验证与测试的难度增加的挑战。他也指出,有49%的设计人员认为,电源管理是目前最主要的考虑。而新思科技的Eclypse的设计解决方案正可以协助客户轻易的渡过这些难关。

Eclypse是以Synopsys在低功耗设计超过十年的丰富经验为基础,并且包含多项全新的先进技术。如强化的clock gating与low power clock-tree synthesis功能,可以在low power设计中达到clock structures的优化处理,并符合严格的时程要求。而先进的multi-threshold leakage optimization技术,则可以限制ratio of Vt,options的使用,提供良好的leakage power recovery,降低设计者执行设计时的顾虑。还有自动化的power switch insertion and optimization功能,可以利用IR drop与area constraints等,来有效执行power planning exploration及what-if analysis等工作。

此外,Eclypse也支持UPF语言,包含MVRC、VCS with MVSIM、Discovery Verification Platform、Design Compiler、Power Compiler、IC Compiler、DFT MAX、Formailty、PrimeTime、Galaxy Design Platform中的主要技术,还有Innovator、HSPICE、HSIM、NanoSim、TetraMAX、Primerail、DesignWare IP,以及Sysnopsys专业咨询服务等,都已经支持UPF的语言。

UPF统一功率格式标准是由捷码科技、明导国际和新思科技所共同支持作为Accellera发展的低功率EDA工具组。UPF不但提高工具的低功率特性,也让这些工具拥有比市售同级产品更强的相互操作性。由于UPF支持从逻辑电路到硅片(RTL to silicon)的整合化低功率设计流程,IC设计者能让低功率设计理念能完整应用于整个设计流程中,加上其广泛的兼容性,让三分之二以上EDA工具都能搭在一起使用,充分发挥相同的低功率设计方法与规格特性。

George表示,Eclypse是IP、方法学、服务及产业标准的完美组合技术,包含规格、分析、自动化及教育服务等四大层面。除了既有的低功耗产品已整合在内外,还有新推出了Low power clock tree synthesis、Automated power switch handling及Automated power state assertions and coverage reporting等三项新技术。而其中新的clock tree synthesis技术能针对电路设计进行优化,平均节省11%左右的电源消耗。