账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
强化65奈米Virtex-5 FPGA平台之效能优势

【CTIMES/SmartAuto 黃明珠报导】   2006年09月17日 星期日

浏览人次:【698】

Xilinx(美商赛灵思)宣布推出全新PlanAhead 8.2版的层级化设计与分析软件,可支持其最新Virtex-5 LX的65奈米FPGA系列产品。搭配使用Xilinx ISE设计工具,PlanAhead 8.2软件可提供比同级竞争产品多出两个速度等级的效能与成本优势。

PlanAhead 8.2运用Virtex-5 LX ExpressFabric技术、550MHz DSP48E Slice以及弹性Clock Management Tile (CMT)的独特优势,提供了前所未有的效能。此外,PlanAhead 8.2亦具备一项强大而准确的讯号完整度分析能力,与强化的图形接口,使设计业者能够快速评估多项设计建置策略,以加速时序收敛。

PlanAhead 8.2提供可检查加权平均同步转换输出(WASSO)分析限制的功能。此全新功能将使设计业者更轻易地限制FPGA组件输出端的实时接地噪声,并避免由FPGA组件所驱动之其他装置产生运作上的错误。如此一来,设计业者可以更有效率的管理I/O储存区上的接地噪声,以获得更高的讯号完整度。

PlanAhead 8.2进一步强化ExploreAhead设计开发工具的效能,让用户可针对其不同的设计电路图,来进行多项建置项目,以达到最佳的效果。这些功能可以置放在队列中,或当多个处理器可被运用时,则可选择平行运作。此外,ExploreAhead工具提供改良的使用手册管理、程序管理、以及在ISE环境下与FPGA比特流产生应用程序的整合。

其它PlanAhead 8.2的功能强化部分包括:改良的实体限制管理,以及在更简化的设计开发与电路图环境下,检视IO对于针脚特性。

PlanAhead软件能加快合成与逻辑配置(place-and-route)作业,让设计业者能够进一步掌握与了解如何完成设计建置工作,并以最少的设计步骤,达到Fmax的预期目标。此款工具提供设计业者一个层级化的设计方法,不仅藉以降低线路壅塞、简化频率与互连的复杂度,且提供更多的建置方法,以防范下游产生问题。

全新PlanAhead 8.2软件适用于所有主要的操作系统,为Xilinx ISE设计套件的选择之一。单一用户的授权金与训练课程费用为5,995美元起。Xilinx亦开始提供多人用户许可证以及训练套装课程。

關鍵字: FPGA  Xilinx  可编程处理器 
相关产品
AMD为成本敏感型边缘应用打造Spartan UltraScale+产品系列
PolarFire FPGA采用Microchip安全架构 通过英国国家网路安全中心审查
莱迪思以Lattice Drive解决方案拓展软体产品 加速汽车应用开发
Microchip整合开发套件加速FPGA 卫星系统设计
莱迪思全新Avant FPGA平台提供低功耗和先进互连
  相关新闻
» 美光针对用户端和资料中心等市场 推出232层QLC NAND
» 摩尔斯微电子在台湾设立新办公室 为进军亚太写下新里程碑
» 爱德万测试与东丽签订Micro LED显示屏制造战略夥伴关系
» 格斯科技携手生态系夥伴产学合作 推出油电转纯电示范车
» 工研院主办VLSI TSA研讨会登场 聚焦异质整合与小晶片、高速运算、AI算力
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84T16HOWASTACUKW
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw