帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
ST推出下一代低功耗45nm CMOS設計平台
 

【CTIMES/SmartAuto 劉筱萍報導】   2007年06月22日 星期五

瀏覽人次:【1474】

半導體製造廠商意法半導體(ST)公佈該公司的45nm(0.045微米)CMOS設計平台技術的相關資訊,此平台可用來開發強調低功耗的無線與可攜式消費性應用的下一代系統單晶片(SoC)產品。

與採用65nm技術的設計相比,ST創新的低功耗製程整合了多個閾值電晶體(threshold transistor),將晶片面積縮減一半。同時,新的製程將處理速度提高了20%;在正常工作模式下,可降低二分之一洩漏電流;在待機模式下,可降低幾倍的洩漏電流。低功耗的優勢將為可攜式產品的研發人員帶來極大的好處,因為電池的壽命是可攜式產品設計的一項重要因素。

這個最先進的45nm低功耗CMOS平台已被用來完成或設計定案(tape-out)一個高整合度的45nm SoC展示晶片。這個晶片設計包含一個先進的雙核CPU系統和相關的記憶體架構,這些CPU系統都展現45nm製程技術節點所擁有的先進低功耗技術,在這些技術下也將效能與極低功耗的結合提升至新的層級。

與其它已作好推出準備的45nm設計平台一樣,ST的低功耗45nm製程具有高密度和高性能設計所需的所有先進模組功能。這些重要的模組包括:用於關鍵性圖形層的193nm浸沒式光刻(immersion lithography)技術、淺溝隔離(shallow-trench isolation)及電晶體應力(transistor stressor)技術、採用毫秒退火(millisecond anneal)技術的先進連結工程、超低K的內部銅層電介材料、能夠降低互連線電容的技術。此外,還有兩個 cell libraries:一個用於高性能的最佳化,另一個則是用於低功耗的最佳化;為研發計人員提供了豐富的設計選擇。

關鍵字: 45nm  SoC  CMOS  義法半導體(ST::半導體系統單晶片  一般邏輯元件 
相關產品
Silicon Labs xG26系列產品支援多重協定無線裝置應用
意法半導體STM32 USB PD微控制器現支援UCSI規範 加速Type-C應用接受度
ST推出新工具鏈及套裝軟體 配合智慧慣性感測器簡化邊緣運算開發
Nordic協助電動自行車控制器傳送騎乘指標資訊
意法半導體首款AI強化型智慧加速度計 提升始終感知應用的性能和效能
  相關新聞
» ADI贊助第五屆「創創AIoT競賽」
» Dialog併購可組態混合訊號IC供應商Silego Technology
» 瑞薩Android專用 R-Car參考套件可支援Android 8.0
» Sequans和意法半導體合作LTE追蹤定位平台
» 全球晶圓廠設備支出再創新高 三星領銜全球居冠
  相關文章
» 穿戴式裝置應用再進化
» 電池管理晶片如何影響電動車性能
» USB Type-C Power Delivery控制IC開發有成
» 第九屆盛群盃HOLTEK MCU創意大賽─暢所欲言
» LED照明應用之臨界導通模式與非連續模式 PFC設計比較

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.133.144.217
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw