帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
ST推出可配置系統單晶片SPEAr系列新產品
 

【CTIMES/SmartAuto 劉筱萍報導】   2005年10月27日 星期四

瀏覽人次:【2490】

系統單晶片(SoC)技術廠商ST,發佈了SPEAr(結構化處理器增強型架構)可配置SoC系列的最新版本SPEAr Head,適合多種應用,如用於印表機、掃描器與其他嵌入式控制系統的數位引擎,為ST的客戶提供了當前與未來需求的完整產品發展藍圖。

/news/2005/10/27/1829584283.jpg

新的SPEAr Head(型號為SPEAr-09-H020)整合了一個速度達266MHz的先進ARM926EJ-S核心、完整的IP(智財權)模組集,以及一個可配置邏輯區塊,為高複雜度系統設計提供無可比擬的靈活性。透過完全客製化的設計方法,新元件能在極短時間內以極少成本實現極快速的關鍵功能客製化服務。

“隨著新晶片的問世,ST證實了對SPEAr系列元件的發展承諾,”ST電腦系統部門總經理Vittorio Peduto說。“ST持續提供具有已經驗證過及測試之架構的SoC,並提供最先進的處理器核心、技術以及高精密度IP,能大幅減少客戶的投資,並讓客戶權衡其所需的核心功能,如果客戶需要完全客製化的元件,也能輕易用SPEAr系列可編程邏輯單元來實現。其特殊IP,如高頻抖動(dithered)PLL、特殊I/O等能最小化板上反射;自動化可重配置DDR/SDRAM介面與分散式DMA架構則讓新元件擁有與市場上其他產品不同的獨特特性。”

新元件內含266MHz的ARM926EJ-S核心;32Kbyte指令快取記憶體;16Kbyte數據快取記憶體;8Kbyte數據緊密耦合記憶體(TCM);8Kbyte指令TCM;三個USB2.0埠(其中兩個為主埠,另一個支援高速模式);一個乙太網路10/100 MAC;一個16通道8位元ADC;一個I2C介面;三個UART;支援DDR與SDR的133MHz SDRAM記憶體;支援串列快閃記憶體/ROM的SPI介面;一個USB專用PLL與一個高頻抖動(dithered)系統PLL;以及一個等同於ASIC,可連結到4個4Kbyte SRAM的200,000閘可配置邏輯。另外,這個SoC架構也具有即時時脈、Watchdog與四個通用計時器。新元件支援多種作業系統,包括Linux、Nucleus、uItron與Vxworks。

關鍵字: SoC  義法半導體(ST::半導體Vittorio Peduto  系統單晶片 
相關產品
Silicon Labs xG26系列產品支援多重協定無線裝置應用
意法半導體STM32 USB PD微控制器現支援UCSI規範 加速Type-C應用接受度
ST推出新工具鏈及套裝軟體 配合智慧慣性感測器簡化邊緣運算開發
Nordic協助電動自行車控制器傳送騎乘指標資訊
意法半導體首款AI強化型智慧加速度計 提升始終感知應用的性能和效能
  相關新聞
» ADI贊助第五屆「創創AIoT競賽」
» Dialog併購可組態混合訊號IC供應商Silego Technology
» 瑞薩Android專用 R-Car參考套件可支援Android 8.0
» Sequans和意法半導體合作LTE追蹤定位平台
» 全球晶圓廠設備支出再創新高 三星領銜全球居冠
  相關文章
» 穿戴式裝置應用再進化
» 電池管理晶片如何影響電動車性能
» USB Type-C Power Delivery控制IC開發有成
» 第九屆盛群盃HOLTEK MCU創意大賽─暢所欲言
» LED照明應用之臨界導通模式與非連續模式 PFC設計比較

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.102.249
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw