对于人类生活日益重要的数字化世界而言,数字信号处理器(DSP)为基础的产品设计就显得越来越重要,单单只求高性能表现的设计已经不符合时代所求。姑且举一个复杂机器的设计周期来说,提供一个1.8V,具有2.4BOPs及600 Mega MACs的3000MHz产品,并不能保证产品能够适时上市(Time-to-Market),同时,发展工具也难以使用,程序代码的完成太过费时,被重复的使用率也不高。
一种极好的架构,可以同时支持DSP以及传统的微控制器单元(MCU)的操作,该种设计不仅可以将MCU串行码与DSP的向量码,达成程序代码效率的优化,即使是使用高阶的C语言亦然。如此一来,即可加速产品的开发时间,特别是目前热门的可携式产品以及多媒体产品的市场。本文将简介ST100的可定标式(Scableable)的架构,该架构允许在施行之际,选择适当「处理器单元」以及「动作/控制缓存器」的数目,藉以达成各种不同的价格性能比的选择,范围从低功率消耗的可携式产品,到需要高性能、需要并行处理的高阶产品。根据该32位且可同时支持MCU与DSP程序代码的定标式Load/Store架构,ST100能够提供更低的费用以及更快的产品上市时间,这些产品应用如大哥大话机的系统芯片(System-on-Chip)或是多媒体的应用等。
数字系统的进化,在同一应用当中有逐渐同时要兼用到MCU以及DSP的趋势。但是,由于受到需要快速开发以及增加更多功能的鞭策之下,导致于将DSP、MCU、内存以及特定的逻辑整合在一个多任务的系统芯片之上。而有越来越多的应用功能,将硬件移到软件上来处理,此时,产品的及时上市以及软件码6的可重复使用就成为关键性的要事。在此种处理方式上,现代MCU-DSP的架构必须能够支持高阶的程序语言(比如说C、C++等)以及软件工具,在程序执行速度以及程序代码的大小规模,以求得更有效率的程序代码;提供更强而有力的除错工具也是必要的一环。针对以上所描述的殷切需求,具有高度弹性DSP-MCU核心与高功能的ST100核心,就非常适合整何在崁入式的特殊应用芯片上,或是应用在多处理器的系统芯片上。 ... ...
另一名雇主
限られたニュース
文章閱讀限制
出版品優惠
一般訪客
10/ごとに 30 日間
5//ごとに 30 日間
付费下载
VIP会员
无限制
20/ごとに 30 日間
付费下载
Login
VIP 会員になります。