帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Mentor Graphics推出用於PCIe 4.0的新驗證IP
 

【CTIMES/SmartAuto 編輯部報導】   2014年12月10日 星期三

瀏覽人次:【5451】

Mentor Graphics(明導國際)宣佈新的MentorEZ-VIP PCI Express可即時使用的驗證IP。這一新的驗證IP(VIP)可將ASIC和FPGA設計驗證的測試平臺整合時間減少多達10倍。

驗證IP旨在通過為常見協議和架構提供可複用構建模組來減少工程師構建驗證平臺所花費的時間。然而,即使是標準協議和常見架構,其配置和實現方法也可能會因設計而異。因此,傳統的VIP元件可能需要數天,甚至數周來準備模擬或模擬測試平臺。

「在移動、網路及伺服器SoC中使用ARMv8-A架構和ARM CoreLink快取記憶體一致性互連進行設計時,我們的合作夥伴可以選擇使用PCIe跟聯合體解決方案,」ARM系統和軟體組總監Jim Wallace表示:「ARM一直使用在Questa和Veloce上運行的Mentor PCIe VIP庫來驗證PCIe與ARM AMBA介面域之間的關鍵交互,以實現快速部署和準確的協議檢查。」

與傳統的驗證IP不同,Mentor的新PCIe EZ-VIP是「設計感知型」產品,可消除測試平臺整合過程中的多個耗時步驟。這使驗證工程師能夠更快地配置和實現過去繁瑣的設置任務,以直接產生高價值場景,從而將曾經需要數天或數周的過程減少到幾個小時。

PLDA的CTO Stephane Hauradou表示:「成為第一批快速為ASIC和驗證工程師開發並引進PCIe 3.0和PCIe 4.0控制器的提供商之一後,PLDA將通過矽驗證的XpressRICH3和XpressRICH4 IP與PCIe EZ-VIP相結合,為ASIC專案團隊提供一種可靠、可高度配置且易用的完整解決方案。」

「擁有易用且通過充分驗證的PCIe驗證IP對於我們的客戶來說非常重要。我們一直與Mentor合作,讓客戶通過我們的Expresso 3.0核心驗證其PCIe EZ-VIP,」Northwest Logic董事長Brian Daellenbach表示:「因此,客戶可以將Mentor PCIe VIP與我們通過矽驗證的PCI Express核心結合使用,來創建並驗證其具有高可信度的設計。」

Mentor的PCIe EZ-VIP包含適用於PCIe 1.0、2.0、3.0、4.0和mPCIe的串列和平行介面的已打包且易用的驗證環境,可用於驗證PHY、Root Complex和Endpoint設計。驗證計畫、相容性測試、測試序列和協議覆蓋率都作為SV和XML原始程式碼包含在內,從而允許簡單複用、擴展和調試。Mentor VIP元件還包含一整套協定驗證、錯誤碼嵌入和除錯功能。(編輯部陳復霞整理)

關鍵字: 驗證IP  PCIe  ASIC  Mentor  明導國際(Mentor GraphicsARM  EDA 
相關產品
IAR產品新版增強雲端除錯和模擬功能
Solidigm推大容量PCIe SSD 適合從核心到邊緣的大量資料儲存工作
IAR Embedded Workbench 9.40加入PACBTI功能延伸架構 提升程式碼安全
安提國際推出Blaize提供支援的基於ASIC的全新邊緣AI系統
HOLTEK推出5V寬電壓32-bit MCU—HT32F50020/50030
  相關新聞
» 迎接智慧隨行時代 聯發科技展示無所不在的AI應用
» 黃仁勳:新的運算時代正在啟動
» AMD:強化AI算力 持續推動下一代高效能PC
» 2027年全球車用半導體市場營收將突破85億美元
» 恩智浦S32N55處理器實現車輛中央實時控制的超級整合技術
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 以協助因應AI永無止盡的能源需求為使命
» 智慧家居大步走 Matter實現更好體驗與可靠連結

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.139.65.156
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw