|
讓你的多物理模擬與設計專案手到擒來 (2024.05.29) 業界首創專門針對多物理場系統設計與分析的軟硬體平台-Cadence Millennium。 |
|
Cadence結合生成式AI技術 開創多物理場模擬應用新時代 (2024.05.07) Cadence 與NVIDIA合作,結合生成式 AI,開創多物理場模擬技術的應用新局。Cadence是透過Millennium平台,利用特製的NVIDIA硬體加速運算來提高效率,在單一Millennium M1機箱可達到等同於32,000顆CPU的運算效能,提供接近硬體模擬的速度 |
|
車載軟體數量劇增 SDV硬體平台方興未艾 (2024.03.26) 汽車產業面臨變革與挑戰,自駕技術需要更多的AI運算支援。
而對於使用體驗的提升,以及電氣化發展的需求也越見明顯。
面對新趨勢,需要全新的開發及解決方案才能跟上創新步伐 |
|
Cadence和NVIDIA合作生成式AI項目 加速應用創新 (2024.03.24) 益華電腦(Cadence Design Systems, Inc.)宣布.擴大與 NVIDIA 在 EDA、系統設計和分析、數位生物學(Digital Biology)和AI領域的多年合作,推出兩種革命性解決方案,利用加速運算和生成式AI重塑未來設計 |
|
Cadence與Arm聯手 推動汽車Chiplet生態系統 (2024.03.22) 益華電腦(Cadence Design Systems)宣布與 Arm 合作,提供基於小晶片的參考設計和軟體開發平台,以加速軟體定義車輛 (SDV)的創新。 該汽車參考設計最初用於先進駕駛輔助系統 (ADAS) 應用,定義了可擴展的小晶片架構和介面互通性,以促進全產業的合作並實現異質整合、擴展系統創新 |
|
Cadence收購BETA CAE 進軍結構分析領域 (2024.03.17) 益華電腦(Cadence Design Systems, Inc.)日前宣布,已達成收購BETA CAE Systems International AG 的最終協議。BETA CAE Systems International AG 是一家領先的多領域工程模擬解決方案系統分析平台供應商 |
|
imec推出首款2奈米製程設計套件 引領設計路徑探尋 (2024.03.11) 於日前舉行的2024年IEEE國際固態電路會議(ISSCC)上,比利時微電子研究中心(imec)推出一款開放式製程設計套件(PDK),該套件配備一套由EUROPRACTICE平台提供的共訓練程式 |
|
Cadence與達梭首度支援雲平台 加速機電系統開發轉型 (2024.02.29) 順應全球人工智慧(AI)浪潮發展,益華電腦(Cadence Design Systems, Inc.)與達梭系統(Dassault Systemes)日前宣佈,雙方將進一步擴展現有策略合作夥伴關係,推出整合AI驅動的Cadence OrCAD X和Allegro X,與達梭系統的3DEXPERIENCE Works等產品,進一步加速機電系統虛擬雙生的開發流程 |
|
Cadence推出業界首款加速數位雙生平台Millennium (2024.02.22) 益華電腦(Cadence Design Systems, Inc.)宣布,推出Cadence Millennium企業多物理場平台,這是業界首款用於多物理場系統設計和分析的硬體/軟體(HW/ SW)加速數位雙生解決方案。
Cadence瞄準了提高性能和效率可獲得的巨大助益與商機,推出第一代Millennium M1 平台專注於加速高擬真運算流體動力學 (CFD)的模擬能力 |
|
Cadence推出全新Celsius Studio AI熱管理平台 推進ECAD/MCAD整合 (2024.02.06) 益華電腦 (Cadence Design Systems, Inc.) 宣布,推出Cadence Celsius Studio,這是業界首款用於電子系統的完整 AI 散熱設計和分析解決方案。除了 應用於PCB 和完整電子組件的電子散熱設計,Celsius Studio 還可以解決 2.5D 和 3D-IC 以及 IC 封裝的熱分析和熱應力問題 |
|
群聯採Cadence Cerebrus AI驅動晶片最佳化工具 加速產品開發 (2024.01.31) 群聯電子日前已成功採用Cadence Cerebrus智慧晶片設計工具(Intelligent Chip Explorer)和完整的Cadence RTL-to-GDS數位化全流程,優化其下一代12nm製程NAND儲存控制晶片。Cadence Cerebrus為生成式AI技術驅動的解決方案,協助群聯成功降低了 35%功耗及3%面積 |
|
Cadence推出業界首發4態模擬和混合訊號建模 加速SoC驗證 (2024.01.22) 益華電腦 (Cadence Design Systems, Inc.)宣布,針對其旗艦產品Palladium Z2企業硬體模擬加速系統,推出可大幅提升模擬加速功能的新應用程式組合。這些專為特定領域規劃的應用程式 |
|
創意採Cadence Integrity 3D-IC平台 實現3D FinFET 製程晶片設計 (2024.01.14) 益華電腦(Cadence)宣布,其Cadence Integrity 3D-IC 平台獲創意電子採用,並已成功用於先進 FinFET 製程上實現複雜的 3D 堆疊晶片設計,並完成投片。
該設計採Cadence Integrity 3D-IC 平台,於覆晶接合(flip-chip)封裝的晶圓堆疊 (WoW) 結構上實現Memory-on-Logic 三維芯片堆疊配置 |
|
Cadence AI驅動多物理場系統分析方案 助緯創資通加速產品開發 (2023.12.31) 益華電腦 (Cadence Design Systems, Inc.) 宣布,緯創資通採用了全新以AI驅動的電磁 (EM) 設計同步分析工作流程,包括Cadence Optimality智慧系統引擎與Cadence Clarity 3D 求解器,完成一項複雜的800G 網路交換器設計 |
|
經濟部頒予20家國際大廠供應鏈夥伴獎 總採購突破2,000億美元 (2023.11.22) 因應全球供應鏈不斷重組、深化趨勢,從最近台灣舉行的「2023經濟部電子資訊國際夥伴績優廠商頒獎典禮」(IPO Awards Ceremony)現況也可見一斑,既新增關鍵供應鏈夥伴、調整市場擴大夥伴獎項 |
|
修復高達95% Cadence推出生成式AI自動識別和解決EM-IR違規技術 (2023.11.16) 益華電腦(Cadence Design Systems, Inc.)宣布,推出新的 Cadence Voltus InsightAI,這是業界首款生成AI技術,可在設計過程早期自動識別 EM-IR 壓降違規的根本原因,因而可以最有效率的選擇並加以實現與修正來改善功率、效能和面積(PPA) |
|
瑞昱採用Cadence Tempus時序方案 完成N12製程晶片設計 (2023.11.08) 益華電腦(Cadence Design Systems, Inc.)宣布,全球頂尖的網路與多媒體晶片大廠瑞昱半導體成功使用Cadence Tempus時序解決方案,完成N12高效能CPU核心簽核任務,同時大幅提升功耗、效能和面積 (PPA) |
|
聯電與供應鏈夥伴啟動W2W 3D IC專案 因應邊緣AI成長動能 (2023.10.31) 聯華電子今(31)日宣佈,已與合作夥伴華邦電子、智原科技、日月光半導體和Cadence成立晶圓對晶圓(wafer-to-wafer;W2W)3D IC專案,協助客戶加速3D封裝產品的生產。此項合作案是利用矽堆疊技術,整合記憶體及處理器,提供一站式堆疊封裝平台,以因應AI從雲端運算延伸到邊緣運算趨勢下,對元件層面高效運算不斷增加的需求 |
|
Micron採用先進1β技術 推出高速DDR5記憶體 (2023.10.19) 美光科技推出 16Gb DDR5 記憶體,奠基於1β 製程節點技術,美光 1β DDR5 DRAM 的內建系統功能速率可達 7,200 MT/s,目前已出貨給所有資料中心及 PC 客戶。美光 1β DDR5 記憶體採用先進高介電常數 CMOS 製程、四相位時脈及時脈同步,相較於前一代產品,效能可提升 50%,每瓦效能功耗可降低33% |
|
Arm全面設計借助生態系力量擁抱客製晶片時代 (2023.10.18) Arm 推出 Arm 全面設計(Arm Total Design),此一生態系將致力於順暢的提供採用Neoverse 運算子系統(CSS)的客製化系統單晶片(SoC)。Arm 全面設計結合了包括特殊應用IC (ASIC)設計公司、IP 供應商、電子設計自動化(EDA)工具供應商、晶圓廠與韌體開發商等業界領導企業,以加速並簡化 Neoverse CSS 架構系統的開發作業 |