帳號:
密碼:
CTIMES / Synopsys
科技
典故
叫醒硬體準備工作的BIOS

硬體組裝在一起,只是一堆相互無法聯繫的零件,零件要能相互聯絡、溝通與協調,才能構成整體的「系統」的基礎,而BIOS便扮演這樣的角色。
Synopsys StarRC方案通過聯電28奈米設計認證 (2012.05.02)
新思科技(Synopsys)近日宣佈,其StarRC寄生電路抽取(parasitic extraction)解決方案通過聯華電子(UMC)最新28奈米製程技術的認證,在聯電所提供的測試評估設計環境中,該解決方案可達成矽晶驗證(silicon-validated)的準確率
Synopsys推出完整音頻IP次系統 (2012.04.22)
新思科技(Synopsys)近日宣佈,針對SoC設計推出完整且經軟硬體整合之音頻IP次系統─DesignWare SoundWave音頻次系統。 該解決方案不但可完全配置(fully configurable),且支援2.0至7.1音頻串流(audio stream)並具備24位元精準度,可有效支援數位電視、機上盒、藍光光碟、可攜式音頻裝置及平板電腦等廣泛音頻應用的要求
新思科技推出3D-IC新技術 (2012.03.29)
新思科技(Synopsys)日前宣佈,利用3D-IC整合技術加速多晶片堆疊系統(stacked multiple-die silicon system)的設計,以滿足當今電子產品在運算速度提升、結構尺寸縮小及功耗降低等面向上的需求
EDA大廠加入ARM全新快速模型計劃 (2009.08.10)
ARM宣佈CoWare、Mentor Graphics及Synopsys已加入ARM快速模型計劃。該計劃成員可將已通過完整認證的ARM處理器快速模型系統,整合進自己的虛擬平台環境中並供貨給客戶,以確保雙方客戶無論採用哪一種設計流程,皆可建立完整的ARM Powered虛擬平台
SEMICON Taiwan 2008即日起開放報名 (2008.07.25)
SEMICON Taiwan 2008(國際半導體設備材料展)即將於9月9-11日展開,展期間將舉行8場產業趨勢與技術論壇。其中,在9月10日的CTO論壇中,主辦單位SEMI(國際半導體設備材料產業協會)特別邀請日月光集團研發中心總經理唐和明博士、無線科技大廠Qualcomm副總經理Mr
Synopsys成立「前瞻設計EDA研發中心」 (2007.12.19)
為協助半導體產業發展先進製程設計技術,新思科技(Synopsys)決定在台灣成立「前瞻設計EDA研發中心」,並於十二月十八日(二)舉辦開幕酒會,這是第一次有EDA公司,持續將研發資源投注在台灣市場,將藉由與台灣半導體廠商的緊密合作,協助建立台灣EDA產業自主的技術,提升台灣在激烈的全球半導體產業競賽中之優勢
Altera和Synopsys共同創造ASIC設計新選擇 (2007.11.14)
Altera和Synopsys宣佈,Altera的Nios II處理器內部核心將可透過DesignWare Star IP套件提供授權給客戶使用。這一新產品擴展了Altera現有的FPGA和HardCopy結構化ASIC產品供應,幫助Nios II用戶將設計移植到標準單元ASIC
協助消費性IC設計走向可預期的成功 (2006.08.07)
DFM(Design For Manufacturing)市場前景看好的趨勢下,EDA的商機也日益蓬勃,在DFM市場中,消費性IC與上市時程(time-to-market)及單位成本(unit cost)有最直接的相關性。Synopsys為提供EDA工具的廠商,此次推出新一代的IC Compiler,為消費性IC設計提供便利的解決方案
Synopsys推出PrimeYield (2006.07.26)
新思科技(Synopsys)宣佈推出PrimeYield,是該公司最新且功能完備的design-yield analysis套裝工具,能夠在設計早期對於製造上的問題進行自動化的矯正。PrimeYield可精確預測design-induced mechanisms對於良率的威脅,而且把automated correction guidance提供給上游的設計執行工具
以SystemVerilog語言提升EDA工具設計產能 (2006.04.14)
SystemVerilog目前已經漸漸成為設計與驗證的主流語言,許多廠商在其產品設計中都採用這樣的標準。目前全球估計已有超過150家廠商採用SystemVerilog,而許多先進設計與驗證工程師也開始在standardization process中使用此種語言
以SystemVerilog語言提升EDA工具設計產能 (2006.04.01)
SystemVerilog目前已經漸漸成為設計與驗證的主流語言,許多廠商在其產品設計中都採用這樣的標準。目前全球估計已有超過150家廠商採用SystemVerilog,而許多先進設計與驗證工程師也開始在standardization process中使用此種語言
EDA大廠Synopsys宣布在台成立研發中心 (2004.09.22)
國際EDA大廠美商新思科技(Synopsys)宣布在台成立研發中心,該公司預計在三年內投資新台幣8億元,並將研發設計人員由現有的48人擴增至100人。新思台灣區總經理葉瑞斌指出,與其他國家相較,台灣因半導體產業基礎而有相當的競爭優勢,對該公司產品具加值效果,加上IC設計人力素質高,因此決定在台灣成立研發中心
IEEE為統一新EDA語言 成立專門工作組 (2004.07.22)
IEEE日前宣佈,爲了統一目前正在開發Verilog-HDL(IEEE 1364)下一版本的2項活動、即“IEEE 1364升級版(IEEE P1364)”與“SystemVerilog(IEEE P1800)”,已在IEEE標準委員會(IEEE-SA)Corporate Initiative中成立了專門工作組
華虹NEC與Synopsys合作開發新一代IC設計流程 (2004.03.30)
EE Times網站報導,EDA大廠Synopsys與中國大陸晶圓業者上海華虹NEC(HHNEC),日宣佈雙方將針對華虹NEC之0.25微米製程生產線,共同開發新一代的參考設計流程,此一經過驗証的流程採用Synopsys Galaxy設計平台和華虹NEC的I/O和0.25微米標準單元庫,可解決複雜SoC設計所產生之問題,縮短設計時程
擁抱電子產業新現實 (2004.03.25)
數位化消費性電子(DC)取代PC成為電子產業成長驅動力的地位已經確立,然而,因DC產品對於尺寸、成本、設計時程、耗電等因素更為敏感,因此業者還得經歷一段摸索、嘗試的學習時期
矽導計畫美西招商有成 EDA大廠將在台設研發中心 (2004.02.24)
據工商時報消息,率領矽導計畫招商團前往美國矽谷的行政院政務委員蔡清彥日前帶回喜訊指出,此次招商團已經爭取到國際級EDA業者Synopsys、Mentor與Agilent等來台設立研發中心
EDA業者經營大陸市場 將以保護IP為優先 (2004.02.09)
據工商時報消息,在台灣、上海及印度皆設有研發中心的EDA大廠新思科技(Synopsys)總裁及全球營運長陳志寬於日前來台視察業務,陳志寬對於海峽兩岸的IC設計產業發展皆相當樂觀,但也指出EDA國際大廠經營大陸市場,始終會將保護IP(智慧財產權)視為要務,慎選客戶夥伴也是必然態度
不可忽視的印度科技精英 (2003.07.05)
中國同樣與印度努力尋求突破,渴望在晶片市場獲得優秀的商機;基於這樣的想法,印度和中國開始互相交流,以加強他們製造和設計之間的合作。
EDA數據庫的開放新時代 (2003.03.11)
不像IC設計業一般百家爭鳴,電子設計自動化(EDA)工具市場的廠商屈指可數,而且在不斷併購地發展下,已形成兩大巨人──Cadence與Synopsys相互較勁的局面。在軟體的世界中
EDA數據庫的開放新時代 (2003.03.05)
Cadence已率先推動開放性設計數據庫的計畫,將其OpenAccess資料庫開放,Synopsys則在考量與Avant!合併後的實力更勝Cadence,而「開放」有助於打開更大的市場後,日前也明確訂定了「開放」的方針

  十大熱門新聞
1 新思科技在越南成立IC設計人才中心 培育在地半導體發展

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw