帳號:
密碼:
CTIMES / PLL
科技
典故
VOD(Video-On-Demand) -隨選視訊技術

VOD(Video-On-Demand)-隨選視訊技術提供線上欣賞的功能,使用者可不受時間、空間的限制,透過網路隨選即時播放、線上收看聲音及影像檔案。
從矽谷看見天下 (2005.09.05)
隨著各種可攜式電子產品的記憶容量不斷擴張,傳統的Flash Memory已很難滿足市場需求。雖然FeRAM曾經是各半導體廠商囑目的焦點,不過隨著RRAM的出現,也代表著非揮發性記憶體即將進入嶄新的紀元
TimeLab數位化時脈新產品 品豪科技獨家代理 (2005.08.17)
品豪科技獨家代理之系統時脈線路領導廠商TimeLab,15日宣佈推出第一個數位化時脈新產品,這個技術是使用一項專利技術取代傳統的類比鎖相回路(PLL)的晶片和震盪器,TimeLab的TotalClock解決方案結合multiple synthesizers在單一個的晶片上,允許設計者確切地控制並且動態調整脈波頻率並適應每個子系統的要求而不會打斷CPU的執行
類比/混合訊號之內建式自我測試電路 (2005.07.05)
在電路設計要求功能強大且又快又好的趨勢下,IC設計廠商也不得不對外取得矽智產,對於如何驗證與修改外部取得的矽智產以符合自己公司需求亦為IC設計廠商的重點。因此可量測性設計(Design for Testability;DfT)的技術亦顯得日益重要
Fractional-N PLL技術概述 (2005.06.01)
高傳輸量的無線及有線通訊系統對於鎖相迴路(phase-locked loop)的利用大幅提昇,本文針對fractional-N PLL發展作一概略性介紹,並且說明其優缺點,以及從通訊系統的角度說明為何要使用三角積分調變器來改善其缺點,並介紹目前fractional-N PLL研究上常見的應用技術-direct modulation
ST RF合成器可減少RF BOM成本與尺寸 (2005.05.10)
ST日前發佈一款帶有嵌入式壓控振盪器(VCO)的多頻帶RF合成器STW81100。透過ST RF設計經驗,以及採用ST世界級的BICMOS矽鍺(SiGe)製程技術,ST的設計人員已經開發出能大幅減少總材料清單(BOM)成本,且尺寸更小的整合型產品
提高IC測試品質的設計策略 (2005.05.05)
奈米製程讓IC測試品質面臨許多新挑戰,本文將介紹各種可用以提高測試品質的可測試設計策略;例如利用可準確產生時脈週期之PLL來進行實速測試,以及全速式記憶體內建自我測試等
可測試性設計技術趨勢探索 (2005.05.05)
當IC設計日益複雜化,尋找更具成本效益的測試方法成為一大課題;本文將介紹國內可測試性設計(Design for Test)技術的發展現況,包括類比/混合訊號電路的內建自我測試技術(Analog/Mixed Signal Built-In-Self-Test;AMS BIST)、記憶體測試技術(Memory Testing),以及整合核心電路測試機制的系統晶片測試架構(SoC Testing)等技術
Linear同步降壓DC/DC控制器具有整合展頻調變功能 (2005.04.07)
Linear推出一款同步降壓DC/DC控制器LTC3808,具有整合的展頻調變功能以用於需要極低EMI和低雜訊電源的系統。由於使用460kHz~635kHz隨機改變的切換頻率,LTC3808在以恆定切換頻率運作時可將DC/DC控制器的輻射和傳導雜訊峰值交替地降低20dB以上,因此LTC3808能夠大幅降低使用EMI屏蔽和濾波器的需要
TDK新型器件為MFP/傳真架構進行優化 (2005.03.31)
市場設計和製造混合信號通信半導體TDK Semiconductor推出其數據機模擬前端(AFE)器件系列中的最新成員。這款新型73M1903C器件專為新興的MFP/傳真架構而進行了優化,其符合可編程線路終端的全球PSTN標準
ST瞄準行動電話、可攜式電腦與消費性音頻設備 (2005.03.07)
ST日前針對可攜式娛樂與運算設備發佈了全新的TDA7701單晶片FM調諧器。該元件採用超緊湊的晶片封裝,具有高整合度、低電壓、低電流操作、低成本等特性,將外部元件使用量減至最少,並具有高品質立體聲、自動電台搜尋,以及免調整設計等優點
Data Bus之Timing設計探微 (2005.02.01)
近年由於CPU的計算速度增加,電腦系統大多以數十MHz的Clock頻率動作,加上資料傳輸速度不斷提升佈線的高密度化,使得印刷電路板上的信號傳輸時脈(Timing)重要性逐漸受到重視,因此本文要介紹印刷電路板的導線Timing計算方法,以及Timing的分配技巧
智原科技發表低功耗設計完整解決方案-PowerSlash (2005.01.21)
一般的IP供應商在提供低功耗設計解決方案時通常都是以IP的角度出發,僅僅只有提供以 substrate biasing & sleep modes enable所設計的低功耗IP,這通常會造成設計人員的錯覺,以為使用了低功耗的IP就可以設計出低功耗的晶片,事實上卻不然
PC想要陪你玩! (2005.01.01)
PC向來是電子產業的火車頭,不但帶動整體市場需求的成長、亦引領各種相關零組件廠商大步向前;而隨著技術的演進,PC早就已經不再只是過去單純的文書處理或辦公室事務工具,它融入一般大眾的日常生活,以更炫目的嶄新面貌,成為家庭裡的娛樂中心
智原科技推出世界最小的可程式化PLL-miniPLL (2004.12.22)
ASIC設計服務暨IP研發銷售廠商─智原科技推出智原最新開發的miniPLL元件。相位鎖定迴路(Phase-Locked Loop)在現今SOC電路設計的領域中相當重要,廣泛被運用在時脈同步(Clock Synchronization)與相位追蹤(Phase Tracking)電路,像是頻率合成器(Frequency Synthesizer)、時脈產生器(Clock Generator)與時脈及資料回復電路(Clock/Data Recovery Circuit, CDR)
IDT電腦時脈單晶片專為筆記型電腦而設計 (2004.12.10)
DT十日推出電腦時脈(PC Clock)單晶片,將結合PCI Express技術,並針對下一代Intel Centrino行動運算技術(代號“Sonoma”)的筆記型電腦而設計。這項全新的時脈裝置是專門為筆記型電腦而設計的四鎖向迴路系統( Phase-Lock Loop,PLL)電腦時脈
ADI推出低抖動性能的時脈IC (2004.12.07)
亞德諾公司(ADI),發佈新的時脈積體電路(IC)系列產品--AD951x和AD9540時脈IC,它們能在當今高性能電子應用中,例如無線基礎設施收發機、儀器和寬頻基礎設施,滿足最嚴格的信號處理要求
ST發佈立即可用的免持式車用藍芽設計 (2004.10.21)
ST發佈了高效能免持式車用藍芽設計。全新的Blue HFCK消除了噪聲及迴音,是立即可用、安裝簡單,同時適用於OEM與售後服務廠商的解決方案。 依照全球對兩種設備間之無線數據交換標準,藍芽能夠使用獨立於行動電話之外的標準協議
凌華科技推出PXI高速資料擷取卡PXI-9820 (2004.10.06)
凌華科技推出PXI高速資料擷取卡PXI-9820。14位元高解析度、65MS/s採樣頻率與30MHz頻寬,用於高階的資料擷取應用,例如軍事應用的雷達信號分析、超音波信號分析;亦可用於數位廣播信號的分析,或配合降頻技術與帶通濾波器的使用,擷取數位通訊的I、Q信號,再運用PXI-9820進一步分析該通訊調變與解調變的品質
剖析示波器技術指標意涵 (2004.10.05)
近幾年雖然電子系統性能不斷提昇,但設備間的訊號傳輸速度和技術並沒有顯著變化。這是因為過去的I/O信號結構足以完成工作,而實現變動的底層技術卻還不成熟。因此,在評估示波器時,了解主要指標的真正意義非常重要
Cypress發表HOTLink-On-Demand系列產品 (2004.09.08)
Cypress發表HOTLink-On-Demand實體層系列產品,成為Society of Motion Pictures and Television Engineers(SMPTE)標準設備硬體的市場中的系列產品。 HOTLink-On-Demand系列產品中的十二種元件,包括了視訊切換器(production switchers)、分配放大器(distribution amplifiers)、數位與類比和類比與數位轉換器以及攝影機控制單元

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw