帳號:
密碼:
CTIMES / PLL
科技
典故
研究網路工程的團隊 - IETF

IETF是Internet Engineering Task Force (國際網路工程研究團隊)是一個開放性的國際組織,其作用在於匯集網路設計師、網路操作員、網路廠商,以及研究人員共同研發改進網路的工程架構與建立起一個平穩的網路環境。
Cypress推出一系列免費網路研討會 (2003.06.09)
柏士半導體(Cypress Semiconductor)時脈技術部門自即日起在其網站提供一系列為期六個月的免費網路研討會。此一系列研討會將探討各種與高階時脈相關的重要議題,有興趣者可於任何時間至Cypress網站瀏覽
台灣發展SIP產業行不行? (2003.06.05)
既然事物都是內心的作用與成果,能虛擬的元件就讓它虛擬吧,能簡單的過程就讓它簡單吧,何必複雜地繞一大圈,把自己繞的團團轉,也把別人弄得心神不寧。
高彈性時脈晶片的設計發展趨勢 (2003.06.05)
隨著處理器等元件的更小化,需要較低的供電電壓,朝向支援1.8V LVDS等低輸出電壓技術發展,將是時脈晶片下階段的一大重點。
鎖相迴路信號合成器測試要點 (2003.06.05)
在無線通訊設備中,壓控震盪器是一個關鍵零組件,搭配鎖相迴路,成為信號合成器,用以產生不同頻率的信號。本文將描述壓控震盪器及鎖相迴路特性參數的意義及測試方法,並說明迴路濾波器的設計會如何影響信號合成器的工作
手機市場區隔化 ADI進軍RFIC (2003.05.29)
目前手機的成長可以說是眾望所歸,為了讓一支小小機身中就能展現炫麗的功能,各方高手無不殫智竭慮地開發更強大的晶片、模組及系統,其目的則是一致──企圖在這個年產量高達四億支以上的市場中佔有一席之地
手機市場區隔化 ADI進軍RFIC (2003.05.05)
Allen認為這個市場將會有高、中、低階,也就是基本型、功能型、智慧型手機的市場區隔;對於IC供應商來說,只要有清楚的定位與特色,就有機會在這廣大的市場中一展拳腳
直接轉變模式射頻收發機架構簡介 (2003.04.05)
為使無線通訊系統的相關產品能夠更普及化,目前發展的趨勢朝向將完整的無線通訊系統整合於單一系統晶片中,在此一系統整合潮流中,難度最高也最具挑戰性的項目之一,就是前端收發機的設計與製作;本文將介紹直接轉變模式射頻收發機之架構與相關技術概要
ADI發表Othello家族新成員-OthelloOne TV (2003.03.29)
美商亞德諾公司(Analog Devices),日前發表其獲獎的直接轉換無線電Othello家族最新成員-OthelloOne TV(AD6539)。它包括先前Othello收發器所有特性,並突破以往VCO的外加而將其內建在收發器中
安森美推出-NBC12429FN (2003.03.19)
安森美半導體持續擴展其精準時脈管理產品線,近日推出了NBC12429FN。這是一款3.3/5.0(V)可程式鎖相迴路(PLL)時脈合成器,提供25至400 MHz的系統時脈,最適用於網路、通訊設備及測試硬體中的初級定時信號
Cypress推出第三代系統內可編程時脈產生器 (2003.02.17)
全球知名高效能積體電路解決方案廠商-柏士半導體(Cypress Semiconductor)近期推出第三代可編程時脈產生器Multiclock CY27EE16樣本。新型Multiclock CY27EE16擁有一個內建的充電引擎,設計人員可以不使用外部編程電壓也不需求助於外部編程人員,即能自行進行編程或重新編程已嵌入系統的元件
Cypress發表新型CyberClocks時脈工具組 (2003.01.23)
柏士半導體(Cypress)日前發表新型全方位時脈研發工具組-CyberClocks。此款新軟體針對可編程時脈的設定提供一套“黑箱”作業模式,能有效簡化時脈設計的流程。相較於傳統針對熟悉鎖相迴路(phased-locked loop, PLL)技術的工程師所設計之軟體,CyberClocks讓沒有任何PLL技術背景的人員都能參與研發工作,進而簡化設定輸入與輸出時脈的需求
堆疊式構裝在記憶產品之應用(上) (2003.01.05)
隨著記憶體在各種電子產品中的應用日益廣泛,記憶體產品的容量、功耗等要素,也成為越來越受到廠商與消費者的重視;本文將深入介紹各種不同規格的記憶體,以及相關產品的發展趨勢,並探討堆疊式構裝應用於記憶體產品之技術現況與未來挑戰
淺談時脈產生器-PC領域外的延伸應用 (2002.12.05)
做為各種數位電子裝置「心跳」訊號的時脈產生器,在應用上已不限於PC領域,而廣泛可見於包括電視遊樂器、數位相機等電子設備,提供參考時脈計時的功能。本文鎖定介紹促進時脈產生器普及率的各種應用、使用這些元件的設計考量,以及未來擴展應用範疇的各種技術演進
快捷推出LDO穩壓器 (2002.11.12)
快捷半導體(Fairchild)12日推出150mA LDO(低壓降)穩壓器,其具有獨特設計特性組合,尤其可最佳化CDMA手機等蜂巢式手機的性能及價格比。FAN2534穩壓器可在寬頻率範圍內提供高漣波抑制功能,具有啟動速度快(150μS)和雜訊低(50μVrms)的特性,並具備迴路穩定性,適合多種類型的輸出電容
網路處理器成為台廠挑戰寬頻利器 (2002.10.24)
在全球景氣的重挫下,身為通訊晶片解決方案大廠的IDT,自然也受到不小的波及,但IDT台灣分公司總經理易伯良表示,一方面由於亞洲市場是當前成長最快速的地方,加上受挫最嚴重的骨幹通訊部分,在台灣的比重本來就不大,所以IDT在台灣區的經營表現仍然平穩
以電源管理實現多樣化應用的DSP架構 (2002.10.05)
更多複雜應用且無法明確分為是DSP或是微控制器工作量的情況,未來預期會增加。Blackfin架構,能在單一平台上同時支援這些工作量。該架構其中一項特性是動態電源管理,本文即在描述它的某些特性與優點
數位介面抖動回復與量測要領 (2002.10.05)
數位輸入上的抖動,會透過內部的取樣時脈,影響到在類比到類比系統中的性能,如何使時脈恢復電路可以從介面抽取所需的穩態的時脈,顯得更加重要;經由失真儀,可以測試D/A轉換器的特性,如果沒有取樣速率轉換,數位輸入抖動在通過輸出會有些許增加或減少
Altera Cyclone FPGA 受各EDA公司支援 (2002.09.24)
Mentor Graphics公司、Synopsys公司和Synplicity公司,24日宣佈支援Altera公司最近發佈的Cyclone元件系列。這是業界成本最低的FPGA元件系列。在最近的六個月間,Altera和它的EDA夥伴緊密合作為新的Cyclone元件系列開發了一整套設計和驗證流程
淺談數位介面抖動之種類與成因 (2002.09.05)
數位介面抖動通常發生在裝置間的數位訊號傳送。在傳送器與接收器上的資料抖動、電纜線上的耗損以及雜訊與其他寄生信號,都能夠造成抖動進而降低介面信號的品質,本文主要介紹抖動種類與產生的原因
Actel為ProASIC Plus FPGA推出低成本評估平台 (2002.09.04)
Actel公司宣佈針對該公司以Flash為基礎的ProASIC Plus現場可編程閘陣列(FPGA),推出低成本評估電路板。該全新的評估電路板是Actel與First Silicon Solutions (FS2)共同開發,使設計人員得以使用Actel非揮發性ProASIC Plus元件的系統內可編程(ISP) 功能,並探索各種晶片特性,如I/O驅動特性、邊界掃描運作、嵌入式RAM區塊性能和鎖相迴路(PLL)運行狀況

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw