帳號:
密碼:
CTIMES / PLL
科技
典故
什麼是Hypertext(超文件)?Hypertext的發展簡史

所謂超文本 (hypertext)就是將各類型的資訊分解成有意義的資訊區塊,儲存在不同的節點 (node),成為一種與傳統印刷媒體截然不同的敘事風格。1965年,Ted Nelson首創Hypertext一詞,Andy van Dam et al則在1967年建立了Hypertext的編輯系統。
信號源量測技術研討會-台北場 (2004.09.01)
這場半天的研討會將詳細介紹創新的產品E5052A信號源分析儀(SSA)的主要特色,並說明它將如何革新您目前的信號源元件和電路的設計與測試流程。 邀請的對象 振盪器
信號源量測技術研討會-新竹場 (2004.09.01)
這場半天的研討會將詳細介紹創新的產品E5052A信號源分析儀(SSA)的主要特色,並說明它將如何革新您目前的信號源元件和電路的設計與測試流程。 邀請的對象 振盪器
TI推出高整合度時脈倍頻器 (2004.08.09)
德州儀器 (TI) 宣佈推出利用其製程技術能力,宣佈推出一顆高整合度的時脈元件,它內含三個鎖相迴路 (PLL) 濾波器,還提供最強大的效能。這顆時脈倍頻器的架構不需外部零件支援鎖相迴路,這能減少整體系統成本和節省電路板面積
可編程邏輯方案支援數位顯示器 (2004.07.01)
不久的未來,數位顯示技術將會取代傳統螢幕。不只如此,新一代電子顯示裝置還必須具備數位連結與資料處理的功能才能符合市場需求。面對這項嚴苛的挑戰,以可編程邏輯方案來量身訂做所需的設計架構,才有辦法解決所有問題,並讓對手望塵莫及
ADI推出平面顯示介面產品系列-AD9883ABST (2004.06.06)
ADI推出平面顯示介面產品系列的最新成員-AD9883ABST。最新的工業等級AD9883A是業界首顆完全整合類比介面以操作於-40ºC到+80ºC工業溫度範圍內的裝置。在需要溫度範圍更廣、設計特性更耐用的惡劣環境需求下,該裝置仍能達到優異的畫質
智慧型手機電源管理系統的設計 (2004.06.01)
今日科技所需求的手機電池除了要能夠長時間供應穩定電源外,體積小重量輕也是關鍵。縮小電路板面積、增長供電時間與減少成本該如何畢其功於一役?將眾多電源管理元件整合在單一晶片上將是解決問題的最好途徑
WCDMA發送器理論與量測結果 (2004.05.05)
目前的行動通訊技術已逐漸演進至3G標準,本文將以廣泛的技術觀點來討論3G發送器的主要關鍵需求,包含頻分雙工(Frequency Division Duplex;FDD)、寬頻分碼多重存取(Wideband Code Division Multiple Access;WCDMA)系統發送器的設計與量測效能,並舉實際之發送器晶片產品做為說明案例
解構抖動轉移曲線技術 (2004.04.05)
抖動轉移曲線(Jitter Transfer Function;JTF)為比較介面IC的主要技術。JTF為透過紀錄一包含鎖向迴路元件的資料集,為設計人員提供大量相異的抖動頻率之性能總括,本文將帶領讀者了解何為抖動轉移曲線,並深入解讀該技術之深層意義
Cypress推出高效能MPEG時脈產生器 (2004.03.14)
Cypress Semiconductor日前宣佈提供第二代高效能MPEG 時脈產生器系列產品樣本。CY241V08ASC以CY2410 及CY2411這兩套成功的時脈產生器系列產品為架構,特別針對各種多媒體應用量身打造,例如像視訊轉換器(STB)、DVD放影機、xDSL數據機、以及其它需要精準且穩定的電壓控制晶體振盪器(Voltage Controlled Crystal Oscillator; VCXO)的產品
Vishay 推出新型雙通道MOSMIC (2004.03.14)
Vishay Intertechnology宣佈推出新型雙通道MOSMIC(MOS Monolithic Integrated Circuit) 器件系列的第一部分,MOSMIC. 器件在業界標準的小型SOT363 封裝中將兩個MOSMIC 放大器——一個爲用於VHF 應用而進行了優化,另一個爲用於UHF 應用而進行了優化——與一集成的開關進行了完美結合
Bluetooth射頻電路設計與測試挑戰 (2004.01.05)
Bluetooth RF測試之正確無線電設計測試,從開發產品的過程中必須解決數種問題,如Bluetooth的技術認證、高梁率的製造與測試等,本文將概略性的探討Bluetooth生產技術及其製程
鎖相迴路原理、元件與電路架構 (2003.12.05)
鎖相的觀念在1930年代發明後,很快地被廣泛運用在電子和通訊領域中,包含了記憶體、微處理器、硬碟驅動裝置等。高性能的積體電路也被廣泛地運用在高頻無線通訊及光纖通訊中,但此也意味著在同一個系統晶片內,所要面對介面電路和同步的問題也相對複雜
以微機電技術實現射頻單晶片──解析RF MEMS (2003.11.05)
射頻單晶片系統(SoC)一直是人類追求卓越的理想,目的是為了讓無線通訊的產品更輕薄短小。如此一來,通訊系統電路架構就必須把很多原本外加的元件整合進入單一晶片裡面
科勝訊推出HomePlug單晶片半導體解決方案 (2003.10.28)
科勝訊(Conexant)日前推出針對HomePlug Ethernet橋接器、HomePlug無線橋接器與路由器以及各種嵌入式應用,如個人電腦媒體配接器等的HomePlug單晶片半導體解決方案,HomePlug的電源線傳輸技術是利用現有的家庭屋內電源配線形成網路
GCT發表Bluetooth Baseband chip (2003.10.22)
專業電子零組件代理商嵩森科技(PANTEK)近日表示,由該公司所代理的GCT Semiconduetor其以CMOS Direct Conversion技術所開發的RF chip(CDMA手機用PLL+VCO,BT、RF、WLAN RF)已量產上市
無線通訊系統晶片之應用與技術架構(下) (2003.10.05)
第四代(4G)寬頻無線通訊系統的發展,是由多重天線架構配合正交分頻多工技術(MIMO-OFDM)的高效能表現給催生的。本文接續143期,在針對正交分頻多工進行概略介紹,且對可能產生的同步問題與通道效應深入探討後,繼續為讀者剖析傳收機架構的設計方法,包括基頻部份電路、類比前端電路及射頻電路架構之選擇
探索新Fractional-N PLL設計 (2003.10.05)
為讓Fractional-N PLL(分數-N型鎖相迴路)可超越Integer-N PLL(整數-N 型鎖相迴路)的,業界已經努力了許久,而現在有一種新的設計已經能讓Fractional-N PLL達到理論上的效能。本文將討論現行架構的限制,及其對於效能的影響
IDT發表高性能時脈裝置 (2003.09.16)
IDT日前針對桌上型電腦運算平台推出一系列時脈產生與分散裝置(CV104、CV105、CV107及CV109)。IDT表示,為因應日漸成長的時脈管理裝置市場,該公司運用其長期在發展通訊IC應用的時脈分配器(clock-distribution)和時脈產生器(clock-generation)解決方案所擁有的專業經驗與技術,延伸發展出全新可供PC平台所用的時脈架構
高速ASIC設計整合SerDes之測試挑戰 (2003.07.05)
隨著系統邁向更高的速度發展,業者將多種元件整合為系統單晶片,因此須於IC與背板之間移動大量資料,促使許多廠商將SerDes整合至其ASIC與其它大型晶片。建立一套支援同步設計、整合、預先整合測試及生產測試的模式,將協助巨集單元供應商與其客戶擁有更好的效能表現,並能以更低的成本與更短的上市時程推出產品
高彈性時脈晶片的設計發展趨勢 (2003.06.19)
對於各種數位電子裝置來說,提供「心跳」訊號的時脈產生器(Clock Generator)是不可或缺的晶片,而零延遲緩衝元件(Zero Delay Buffer;ZDB)則在整個系統設計中提供信號還原、加強功能,除保證相位一致,還可以除頻、倍頻,及具有電源中止的保護管理功能

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw